[实用新型]一种基于FPGA的多功能电子钟系统有效
申请号: | 201621377825.6 | 申请日: | 2016-12-15 |
公开(公告)号: | CN206249023U | 公开(公告)日: | 2017-06-13 |
发明(设计)人: | 宋祎瑶;徐芳;陈小桥 | 申请(专利权)人: | 武汉大学 |
主分类号: | G04G13/02 | 分类号: | G04G13/02;G04G15/00;G04G9/00 |
代理公司: | 武汉科皓知识产权代理事务所(特殊普通合伙)42222 | 代理人: | 赵丽影,肖明洲 |
地址: | 430072 湖*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 fpga 多功能 电子钟 系统 | ||
1.一种基于FPGA的多功能电子钟系统,其特征在于,包括:数字钟模块、校准模块、整点报时模块、闹钟模块、音频模块、LCD模块、按键模块;数字钟模块分别与校准模块、整点报时模块、闹钟模块、LCD模块连接;音频模块分别与整点报时模块、闹钟模块连接;按键模块分别与校准模块、闹钟模块连接。
2.根据权利要求1所述的一种基于FPGA的多功能电子钟系统,其特征在于:所述数字钟模块包括有源晶体振荡器、时钟缓冲器、分频器、计数器A、计数器B、计数器C、计数器D、计数器E、计数器F、计数器G、计数器H、计数器I;有源晶体振荡器、时钟缓冲器、分频器、计数器A、计数器B、计数器C依次连接,计数器C分别与计数器D、计数器E连接,计数器E分别与计数器F、计数器H、计数器I连接,计数器F与计数器G连接;计数器A、计数器B、计数器C、计数器D、计数器E、计数器F、计数器G、计数器H、计数器I分别与LCD模块连接。
3.根据权利要求2所述的一种基于FPGA的多功能电子钟系统,其特征在于:所述按键模块包括按键1、按键2、按键3、按键4。
4.根据权利要求3所述的一种基于FPGA的多功能电子钟系统,其特征在于:所述校准模块包括加法器、校准器;按键1、加法器、数字钟模块分别与校准器连接;按键2与加法器连接。
5.根据权利要求4所述的一种基于FPGA的多功能电子钟系统,其特征在于:所述闹钟模块包括加减器、定时器、比较器C;按键3、按键4、加减器、比较器C分别与定时器连接,数字钟模块、音频模块、LCD模块分别与比较器C连接。
6.根据权利要求5所述的一种基于FPGA的多功能电子钟系统,其特征在于:所述整点报时模块包括比较器A、比较器B;数字钟模块、比较器A、比较器B、音频模块依次连接。
7.根据权利要求1-6中任意一项所述的一种基于FPGA的多功能电子钟系统,其特征在于:所述音频模块包括SD卡接口、扬声器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉大学,未经武汉大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201621377825.6/1.html,转载请声明来源钻瓜专利网。