[发明专利]柔性互连架构有效
申请号: | 201680030583.X | 申请日: | 2016-05-27 |
公开(公告)号: | CN107710180B | 公开(公告)日: | 2021-08-17 |
发明(设计)人: | C·H·刘;S·S·F·鹏 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40;H04L5/16 |
代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 林金朝;王英 |
地址: | 美国加*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 柔性 互连 架构 | ||
1.一种用于促成电子通信的设备,所述设备包括:
端口,其促成第一装置和第二装置之间的链路,其中,所述端口包括:
驱动器电路,其用于支持所述第一装置和所述第二装置之间的半双工通信;以及
开关逻辑部,其用于接收值并使所述驱动器电路基于所述值而以多种半双工模式中的一种模式工作,其中,所述值基于对应于所述端口的配置寄存器值,
其中,所述多种半双工模式中的第一种模式是无端接模式,并且所述多种半双工模式中的第二种模式是端接模式。
2.根据权利要求1所述的设备,其中,所述多种半双工模式包括用于芯片间通信的本地模式和用于经由中继器装置与外围装置通信的中继模式。
3.根据权利要求1所述的设备,其中,所述第一装置和所述第二装置的端口共享公共协议层,所述第一装置的端口包括第一物理层,所述第二装置的端口包括不同的第二物理层,并且所述第一物理层与所述第二物理层电气不兼容。
4.根据权利要求1所述的设备,其中,在所述多种半双工模式中的每种中,所述半双工通信包括接收状态和发射状态,处于所述多种半双工模式中的第一种模式中的接收器端是无端接的,并且处于所述多种半双工模式中的第二种模式中的接收器端是端接的。
5.根据权利要求4所述的设备,其中,处于所述第二种模式中的接收器端由差分并行端接来端接。
6.根据权利要求5所述的设备,其中,所述端接包括可调节阻抗装置。
7.根据权利要求6所述的设备,其中,所述端口还包括阻抗补偿逻辑部,所述阻抗补偿逻辑部用于基于寄存器值而调节所述阻抗装置的阻抗。
8.根据权利要求7所述的设备,其中,所述开关逻辑部用于提供信号以增大所述寄存器值的偏移值并使所述阻抗装置的阻抗增大。
9.根据权利要求8所述的设备,其中,所述开关逻辑部在处于接收器半双工状态中时为所述多种半双工模式中的特定模式提供所述信号。
10.根据权利要求1所述的设备,其中,所述端口包括嵌入式通用串行总线(eUSB)端口,并且所述多种半双工模式包括嵌入式通用串行总线本地模式和嵌入式通用串行总线中继模式。
11.根据权利要求1所述的设备,其中,所述配置寄存器值由系统基本输入/输出系统(BIOS)设置。
12.根据权利要求1所述的设备,其中,所述开关逻辑部包括晶体管和或门,所述晶体管和或门用于接收所述配置寄存器值和发射状态值以指示所述驱动器电路处于发射状态还是接收状态中。
13.根据权利要求12所述的设备,其中,所述晶体管包括耦合到虚地的NMOS晶体管。
14.一种用于促成电子通信的方法,所述方法包括:
标识对应于计算装置的特定端口的配置寄存器值,其中,所述配置寄存器值标识在所述端口的操作期间所述端口的驱动器电路要采用由所述驱动器电路支持的多种半双工操作模式中的哪种操作模式,并且其中,所述多种半双工操作模式中的第一种模式是无端接模式,并且所述多种半双工操作模式中的第二种模式是端接模式;以及
提供所述配置寄存器值作为所述驱动器电路的开关电路的输入,以使所述驱动器电路以对应于所述配置寄存器值的操作模式进行操作。
15.根据权利要求14所述的方法,其中,所述配置寄存器包括符合嵌入式通用串行总线(eUSB)寄存器的寄存器。
16.根据权利要求14所述的方法,其中,所述配置寄存器值由系统基本输入/输出系统(BIOS)设置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201680030583.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:具有多个SDIO单元的多址单SDIO接口
- 下一篇:定向指示连接器