[发明专利]数据输送装置和数据输送方法有效

专利信息
申请号: 201680033931.9 申请日: 2016-06-02
公开(公告)号: CN107710177B 公开(公告)日: 2020-08-04
发明(设计)人: 田中义信;上野晃 申请(专利权)人: 奥林巴斯株式会社
主分类号: G06F13/36 分类号: G06F13/36;G06F13/362;G06F13/38
代理公司: 北京三友知识产权代理有限公司 11127 代理人: 黄纶伟;孙明浩
地址: 日本*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 数据 输送 装置 方法
【权利要求书】:

1.一种数据输送装置,其具有:

缓存部,其暂时保存要向公共总线输送的输送数据;

写入控制部,其将输入数据作为所述输送数据写入到所述缓存部中,并输出表示将所述输入数据写入到了所述缓存部中的通知信号;

读取控制部,其从所述缓存部中读取所述输送数据;

接口部,其将由所述读取控制部从所述缓存部中读出的所述输送数据按照规定的总线协议输送给所述公共总线;以及

带宽平滑部,其使所述通知信号延迟,生成用于对从所述缓存部中读取所述输送数据的时机进行控制的读取控制信号并输出到所述读取控制部,从而使所述公共总线的带宽平滑,

在存在响应于前次的读取控制信号而已经从所述缓存部读取的前次输送数据的情况下,所述读取控制部以在所述接口部中接收到针对该前次输送数据的DMA输送请求REQ的DMA输送受理ACK为条件,从所述缓存部中读取本次输送数据。

2.根据权利要求1所述的数据输送装置,其特征在于,

所述带宽平滑部使随着构成所述输入数据的像素数据被所述写入控制部依次写入到所述缓存部中而从所述写入控制部依次输出的所述通知信号延迟,从而隔开规定的时间间隔地将所述通知信号作为所述控制信号依次输出。

3.根据权利要求2所述的数据输送装置,其特征在于,

所述带宽平滑部具有:

FIFO存储器,其用于保持从所述写入控制部依次输出的所述通知信号;

第1计数器,其响应于从所述写入控制部依次输出的所述通知信号而对所述FIFO存储器所保持的通知信号中的未被读取的通知信号的数量进行计数;

第2计数器,其按照规定的周期进行递增计数,直至达到给出所述规定的时间间隔的计数值,并且在所述FIFO存储器的读取的时刻被初始化;以及

读取判定部,其在所述第2计数器的计数值达到规定值并且所述第1计数器的计数值表示所述FIFO存储器中存在未从所述FIFO存储器读出的通知信号的情况下,从所述FIFO存储器中读取并输出未从所述FIFO存储器读取的通知信号作为所述控制信号。

4.一种数据输送方法,其包含以下步骤:

第1步骤,将输入数据作为要向公共总线输送的输送数据写入到缓存部中,并输出表示将所述输入数据写入到了所述缓存部中的通知信号;

第2步骤,使所述通知信号延迟,以使所述公共总线的带宽平滑的方式生成用于从所述缓存部中读取所述输送数据的读取控制信号;

第3步骤,响应于所述读取控制信号而从所述缓存部中读取所述输送数据;以及

第4步骤,其将从所述缓存部读出的所述输送数据按照规定的总线协议输送给所述公共总线,

在第3步骤中,在存在响应于前次的读取控制信号而已经从所述缓存部读取的前次输送数据的情况下,以发出了针对该前次输送数据的DMA输送请求REQ的DMA输送受理ACK为条件,从所述缓存部中读取本次输送数据。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于奥林巴斯株式会社,未经奥林巴斯株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201680033931.9/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top