[发明专利]非易失性存储器设备的低待机功率与快速开启有效
申请号: | 201680035643.7 | 申请日: | 2016-08-19 |
公开(公告)号: | CN107735837B | 公开(公告)日: | 2019-02-05 |
发明(设计)人: | 克里斯堤涅·松特;维贾伊·拉加万;I·C·格莱汀娜里;加里·彼得·莫斯卡鲁克;罗杰·J·贝特曼;维尼特·阿格拉瓦;塞缪尔·莱什纳 | 申请(专利权)人: | 赛普拉斯半导体公司 |
主分类号: | G11C11/34 | 分类号: | G11C11/34;G11C16/06 |
代理公司: | 北京安信方达知识产权代理有限公司 11262 | 代理人: | 陆建萍;杨明钊 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 非易失性存储器 设备 待机 功率 快速 开启 | ||
1.一种用于驱动非易失性存储器设备的装置,包括:
所述非易失性存储器设备,其包括多个驱动器;以及
待机控制电路,其耦合到所述非易失性存储器设备,所述待机控制电路包括:
待机检测电路,其用于检测待机状态;
唤醒检测电路,其用于检测唤醒状态;以及
偏置控制电路,其耦合到所述多个驱动器、所述待机检测电路以及所述唤醒检测电路,所述偏置控制电路用于基于所述待机状态和所述唤醒状态中的至少一个来控制向所述多个驱动器提供的偏置电流,其中所述多个驱动器中的至少一个驱动器的输出频率响应于所述偏置电流的变化而是可调的。
2.根据权利要求1所述的装置,其中,所述偏置控制电路包括:
第一电流镜,其耦合到所述待机检测电路;以及
第二电流镜,其耦合到所述待机检测电路,
其中所述第二电流镜响应于从所述待机检测电路接收到指示所述非易失性存储器设备处于激活模式的输出而操作。
3.根据权利要求1所述的装置,其中,所述多个驱动器中的所述至少一个驱动器包括频率振荡器,其中所述待机控制电路还包括耦合到所述频率振荡器的倍压器,所述倍压器用于响应于来自所述频率振荡器的增加的频率而增加到所述非易失性存储器设备的电流。
4.根据权利要求1所述的装置,其中,所述待机控制电路还包括:
第一分布式模拟驱动器,其耦合到所述非易失性存储器设备的第一扇区;以及
第二分布式模拟驱动器,其耦合到所述非易失性存储器设备的第二扇区,
其中所述第一分布式模拟驱动器和所述第二分布式模拟驱动器耦合到所述偏置控制电路。
5.根据权利要求1所述的装置,其中,如果在所述非易失性存储器设备的至少三个时钟周期内不存在读请求,则所述待机检测电路提供所述非易失性存储器设备处于待机模式的指示。
6.根据权利要求1所述的装置,其中,所述非易失性存储器设备是电荷俘获存储器设备。
7.根据权利要求1所述的装置,其中,所述非易失性存储器设备是硅-氧化物-氮化物-氧化物-硅(SONOS)存储器设备。
8.一种用于驱动非易失性存储器设备的方法,包括:
检测所述非易失性存储器设备的待机操作状态;
对所述非易失性存储器设备不处于唤醒模式进行检测;以及
响应于检测到所述待机操作状态而减小提供给所述非易失性存储器设备的驱动器的偏置电流,其中减小所述偏置电流减小了所述驱动器中的至少一个驱动器的输出的频率。
9.根据权利要求8所述的方法,其中,减小提供给所述驱动器的偏置电流包括:
减小提供给频率振荡器的第一偏置电流;
减小提供给分布式模拟驱动器的第二偏置电流;以及
减小提供给所述非易失性存储器设备的读取路径电路的电压驱动器的第三偏置电流。
10.根据权利要求8所述的方法,还包括:
检测从所述非易失性存储器设备访问数据的读指令;以及
响应于检测到所述读指令,增加提供给所述非易失性存储器设备的驱动器的偏置电流。
11.根据权利要求10所述的方法,其中,增加提供给所述非易失性存储器设备的驱动器的偏置电流包括增加到频率振荡器的偏置电流以增加所述频率振荡器的输出的频率,其中增加来自所述频率振荡器的频率增加了提供给所述非易失性存储器设备的读取路径电路的电流。
12.根据权利要求10所述的方法,其中,增加提供给所述非易失性存储器设备的驱动器的偏置电流包括增加到所述非易失性存储器设备的模拟驱动器的电流。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于赛普拉斯半导体公司,未经赛普拉斯半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201680035643.7/1.html,转载请声明来源钻瓜专利网。