[发明专利]电子单元与在该电子单元中执行的方法有效
申请号: | 201680037974.4 | 申请日: | 2016-06-21 |
公开(公告)号: | CN107735802B | 公开(公告)日: | 2020-06-05 |
发明(设计)人: | 尼古拉·布斯凯;弗洛里安·瓦利 | 申请(专利权)人: | 艾德米亚法国 |
主分类号: | G06K19/07 | 分类号: | G06K19/07 |
代理公司: | 北京康信知识产权代理有限责任公司 11240 | 代理人: | 梁丽超;田喜庆 |
地址: | 法国库*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电子 单元 执行 方法 | ||
1.一种电子单元(2),包括通信接口(4)、处理器(5)、安全元件(6)和子系统(8),所述处理器(5)通过第一总线(A)连接到所述通信接口(4),所述处理器(5)通过第二总线(B)连接到所述安全元件(6)并且所述处理器(5)连接到所述子系统(8),
特征在于,所述处理器(5)被设计成以第一模式进行操作,在所述第一模式中,所述处理器在所述第二总线(B)上再现在所述第一总线(A)上从所述通信接口(4)接收到的信号,
其中,所述处理器(5)被设计成以所述第一模式和第二模式交替操作,在所述第二模式中,所述处理器在所述第二总线(B)上生成根据从所述子系统(8)接收到的信息而确定的信号。
2.根据权利要求1所述的电子单元,其中,所述处理器(5)被设计成在所述第一模式中在所述第一总线(A)上再现在所述第二总线(B)上从所述安全元件(6)接收到的信号。
3.根据权利要求2所述的电子单元,其中,所述处理器(5)被设计成响应于从所述通信接口(4)接收到的所述信号,以预期的方式在所述第一总线(A)上发送期望在所述第二总线(B)上自所述安全元件(6)而来的信号。
4.根据权利要求1所述的电子单元,其中,所述处理器(5)被设计成在所述第二模式中向所述子系统(8)发送数据。
5.根据权利要求1所述的电子单元,其中,所述处理器(5)被设计成在所述第二模式中在所述第一总线(A)上向所述通信接口(4)发送等待信号。
6.根据权利要求1所述的电子单元,其中,所述处理器(5)被设计成在所述第二总线(B)上接收来自所述安全元件(6)的特定数据时从所述第一模式切换到所述第二模式。
7.根据权利要求1所述的电子单元,其中,所述处理器(5)被设计用于:分析在所述第一总线(A)上发送的数据,并且当特定数据在所述第一总线(A)上发送并且被所述处理器(5)分析时,从所述第一模式切换到所述第二模式。
8.根据权利要求1所述的电子单元,其中,所述处理器(5)被设计成当在所述安全元件(6)内完成对通过使用所述子系统(8)而获得的数据的处理时,从所述第二模式切换到所述第一模式。
9.根据权利要求1至8中的任一项所述的电子单元,其中,所述子系统(8)是人机界面或通信模块。
10.一种电子单元(2)中使用的方法,所述电子单元包括通信接口(4)、处理器(5)、安全元件(6)和子系统(8),所述处理器通过第一总线(A)连接到所述通信接口(4),所述处理器通过第二总线(B)连接到所述安全元件(6),并且所述处理器连接到所述子系统(8),特征在于,所述方法包括以下步骤:
-由所述处理器(5)检测(E6;E22;E38,E54;E102)在所述第一总线(A)上从所述通信接口(4)接收到的第一信号;
-在所述第二总线(B)上再现(E8;E24;E40;E56;E120)所述第一信号;
-接收(E76;E114)来自所述子系统(8)的信息;
-在所述第二总线(B)上生成(E80;E120)根据所接收的信息而确定的信号。
11.根据权利要求10所述的方法,包括以下步骤:通过所述处理器(5)并且在所述第一总线(A)上再现在所述第二总线(B)上从所述安全元件(6)接收的信号。
12.根据权利要求11所述的方法,包括以下步骤:响应于从所述通信接口(4)接收到的所述信号,通过所述处理器(5)以预期的方式在所述第一总线(A)上发送期望在所述第二总线(B)上自所述安全元件(6)而来的信号。
13.根据权利要求10所述的方法,包括以下步骤:通过所述处理器(5)向所述子系统(8)发送数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于艾德米亚法国,未经艾德米亚法国许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201680037974.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:具有自适应电力控制的指纹感测系统
- 下一篇:用于深度学习应用的存储器带宽管理