[发明专利]可编程逻辑IC的块存储器布局和体系架构及其操作方法有效
申请号: | 201680050047.6 | 申请日: | 2016-08-18 |
公开(公告)号: | CN107924428B | 公开(公告)日: | 2022-03-15 |
发明(设计)人: | G·R·塔特;C·C·王 | 申请(专利权)人: | 弗莱克斯-罗技克斯技术公司 |
主分类号: | H03K19/1776 | 分类号: | H03K19/1776;G11C5/02;H03K19/17728;H03K19/173;H03K19/17736 |
代理公司: | 中国贸促会专利商标事务所有限公司 11038 | 代理人: | 郑宗玉 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 可编程 逻辑 ic 存储器 布局 体系 架构 及其 操作方法 | ||
1.一种集成电路,包括:
具有外围的可编程/可配置逻辑电路系统,所述可编程/可配置逻辑电路系统包括:
以阵列排布的多个逻辑瓦片,其中每个逻辑瓦片包括以通用I/O布局排布的能够被用作外部I/O、存储器I/O和未使用I/O的多个I/O,其中所述I/O布局中的每个I/O能够配置为:外部I/O,以与可编程/可配置逻辑电路系统的外部的电路系统连接并通信;存储器I/O,以直接连接至与其相邻布置的存储器;或未使用I/O,并且其中每一个逻辑瓦片还包括逻辑电路系统和互连I/O,以经由多个多路复用器连接到互连网络,其中所述多个逻辑瓦片包括:
第一逻辑瓦片,具有周边和电路系统,该周边包括形成可编程/可配置逻辑电路系统的外围的至少一部分的周边的第一部分以及在可编程/可配置逻辑电路系统的外围的内部的周边的第二部分,其中所述第一逻辑瓦片的存储器I/O被布置在第一逻辑瓦片的周边的第二部分上以点对点连接至与其相邻地布置的存储器;并且该电路系统电耦合至存储器I/O,并能够被配置为信号通信以从存储器读取数据和向存储器写入数据,以及
具有周边的第二逻辑瓦片,该周边包括周边的第一部分以及周边的第二部分,所述周边的第二部分在可编程/可配置逻辑电路系统的外围的内部并且与第一逻辑瓦片的周边的第二部分相对;以及
一个或多个块存储器阵列,位于第一逻辑瓦片的周边的第二部分和第二逻辑瓦片的周边的第二部分之间并与第一逻辑瓦片的周边的第二部分和第二逻辑瓦片的周边的第二部分相邻,其中所述一个或多个块存储器阵列电连接至并点对点连接至布置在第一逻辑瓦片的周边的第二部分上的存储器I/O;以及
其中所述第一逻辑瓦片的电路系统被配置为在可编程/可配置逻辑电路系统的操作中,经由被布置在第一逻辑瓦片的周边的第二部分上的存储器I/O从一个或多个块存储器阵列读取数据和向一个或多个块存储器阵列写入数据。
2.如权利要求1所述的集成电路,其中第一逻辑瓦片还包括能够与在可编程/可配置逻辑电路系统的外部的电路系统连接并通信的、布置在第一逻辑瓦片的周边的第一部分上的外部I/O。
3.如权利要求1所述的集成电路,其中:
第二逻辑瓦片的周边的第一部分形成可编程/可配置逻辑电路系统的外围的至少一部分,以及
第二逻辑瓦片还包括能够与在可编程/可配置逻辑电路系统的外部的电路系统连接并通信的、布置在第二逻辑瓦片的周边的第一部分上的外部I/O。
4.如权利要求1所述的集成电路,其中所述第二逻辑瓦片还包括电耦合至第二逻辑瓦片的存储器I/O的、能够被配置为从存储器读取数据和向存储器写入数据的电路系统,并且所述一个或多个块存储器阵列电连接至并且点对点连接至布置在第二逻辑瓦片的周边的第二部分上的存储器I/O,并且其中所述第二逻辑瓦片的电路系统被配置为在可编程/可配置逻辑电路系统的操作下,经由被布置在第二逻辑瓦片的周边的第二部分上的存储器I/O从一个或多个块存储器阵列读取数据和向一个或多个块存储器阵列写入数据。
5.如权利要求1所述的集成电路,其中所述一个或多个块存储器阵列是SRAM。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于弗莱克斯-罗技克斯技术公司,未经弗莱克斯-罗技克斯技术公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201680050047.6/1.html,转载请声明来源钻瓜专利网。