[发明专利]经多通道N阶乘编码和其他多导线通信系统在审
申请号: | 201680058575.6 | 申请日: | 2016-09-09 |
公开(公告)号: | CN108141346A | 公开(公告)日: | 2018-06-08 |
发明(设计)人: | S·森戈库 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | H04L7/00 | 分类号: | H04L7/00;H04L25/14;H04L25/49;G06F13/42 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 陈炜;袁逸 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 接收方设备 时钟信号 专用时钟 解码 导线链路 数据通信 对码 方法和装置 电子装置 接收码元 接收时钟 连贯码元 码元序列 多通道 通信系统 嵌入 并行 保证 | ||
描述了促成多导线数据通信链路上的,特别是电子装置内的两个设备之间的数据通信的系统、方法和装置。接收方设备在多导线链路上接收码元序列。接收方设备进一步经由专用时钟线接收时钟信号,其中该专用时钟线与多导线链路分开并与多导线链路并行。接收方设备使用时钟信号对码元序列进行解码。在一方面,第二时钟信号被嵌入在码元序列中的连贯码元对之间的保证转变中。相应地,接收方设备使用经由专用时钟线接收到的时钟信号来对码元序列进行解码,同时忽略第二时钟信号。
相关申请的交叉引用
本申请要求于2015年10月5日向美国专利和商标局提交的非临时申请No.14/875,592的优先权和权益,该申请是于2014年4月10日提交的题为“Multi-Lane N-Factorial(N!)And Other Multi-Wire Communication Systems(多通道N阶乘和其他多导线通信系统)”的美国非临时申请No.14/250,119的部分继续申请;同时也是要求于2013年10月3日提交的题为“N Factorial Clock And Data Recovery With Negative Hold Time Sampling(具有负保持时间采样的N阶乘时钟和数据恢复)”的美国临时申请No.61/886,567为优先权的于2014年4月14日提交的题为“N Factorial Dual Data Rate Clock And DataRecovery(N阶乘双倍数据率时钟和数据恢复)”的美国非临时申请No.14/252,450的部分继续申请;以及进一步是要求于2013年10月3日提交的题为“Method To Enhance MIPI D-PHYLink Rate With Minimal PHY Changes And No Protocol Changes(通过最小PHY更改和无协议更改来提高MIPI D-PHY链路速率的方法)”的美国临时申请No.61/886,556为优先权的于2014年9月19日提交的“Method To Enhance MIPI D-PHY Link Rate With MinimalPHY Changes And No Protocol Changes(通过最小PHY更改和无协议更改来提高MIPI D-PHY链路速率的方法)”的美国非临时申请No.14/491,884的部分继续申请,其全部内容都通过援引明确纳入于此。
背景
领域
本公开一般涉及数据通信接口,尤其涉及多通道多导线数据通信接口。
背景技术
移动设备(诸如蜂窝电话)的制造商可从各种来源(包括不同制造商)获得移动设备的各组件。例如,蜂窝电话中的应用处理器可从第一制造商获得,而蜂窝电话的显示器可从第二制造商获得。可使用基于标准的或专有物理接口来互连应用处理器和显示器或其他设备。例如,显示器可提供遵循由移动行业处理器接口联盟(MIPI)所规定的显示系统接口(DSI)标准的接口。
在一示例中,多信号数据传输系统可采用多导线差分信令(诸如3相或N阶乘(N!)低电压差分信令(LVDS)),可执行转码(例如,一种编码类型到另一编码类型的数字-数字数据转换)以便通过在每一码元循环引起码元转变来嵌入码元时钟信息。通过转码来嵌入时钟信息是使时钟与数据信号之间的偏斜最小化以及消除用锁相环(PLL)来从数据信号中恢复时钟信息的必要性的有效途径。
存在持续需要优化通信并在多信号通信链路上改进数据传输率。
概述
本文所公开的实施例提供了涉及多通道多导线接口的系统、方法和装置。
在本公开的一方面,一种在接收方设备处的数据通信的方法包括在多导线链路上接收码元序列。在码元序列中的每个码元对应于多导线链路的N条导线的信令状态,其中N是大于1的整数。该方法进一步包括经由专用时钟线接收时钟信号,其中该专用时钟线与多导线链路分开并且与多导线链路并行,并且使用时钟信号对码元序列进行解码。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201680058575.6/2.html,转载请声明来源钻瓜专利网。