[发明专利]邻接数据元素成对交换处理器、方法、系统和指令在审
申请号: | 201680068241.7 | 申请日: | 2016-11-18 |
公开(公告)号: | CN108351780A | 公开(公告)日: | 2018-07-31 |
发明(设计)人: | A.贾 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30;G06F15/80 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 徐予红;杨美灵 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 打包数据 数据元素 邻接 指令 存储位置 运行单元 成对 交换处理器 解码 解码单元 耦合 寄存器 处理器 交换 存储 响应 | ||
1.一种处理器,包括:
多个打包数据寄存器;
解码单元,可操作以对邻接数据元素成对交换指令进行解码,所述邻接数据元素成对交换指令用来指示要包括多个邻接数据元素对的源打包数据,并且指示目的地存储位置;以及
运行单元,与所述多个打包数据寄存器和所述解码单元耦合,所述运行单元响应于所述邻接数据元素成对交换指令而可操作以将结果打包数据存储在所述目的地存储位置中,所述结果打包数据包括多个邻接数据元素对,所述结果打包数据的邻接数据元素的每个对对应于所述源打包数据的邻接数据元素的不同对,所述结果打包数据的邻接数据元素的每个对中的所述邻接数据元素已经在相对于所述源打包数据的邻接数据元素的每个对应对中的所述邻接数据元素的位置中交换。
2.如权利要求1所述的处理器,其中,所述解码单元要对不指示要控制数据元素的位置的交换的任何非操作码交换控制比特的所述指令进行解码。
3.如权利要求1所述的处理器,其中,在相对于所述源打包数据的每个对应对中的所述邻接数据元素的位置中交换的所述结果打包数据的每个对中的所述邻接数据元素要对所述指令的操作码是隐式的。
4.如权利要求1所述的处理器,其中,在相对于所述源打包数据的每个对应对中的所述邻接数据元素的位置中交换的所述结果打包数据的每个对中的所述邻接数据元素要对于所述指令的操作码是固定的。
5.如权利要求1所述的处理器,其中,所述解码单元要对要仅指示要作为所述源打包数据的单个源操作数的所述指令进行解码。
6.如权利要求1所述的处理器,其中,所述解码单元要对要指示要包括要作为多字节数据元素的所述邻接数据元素对的所述源打包数据的所述指令进行解码。
7.如权利要求1所述的处理器,其中,所述解码单元要对要指示要包括要作为浮点数据元素的所述邻接数据元素对的所述源打包数据的所述指令进行解码。
8.如权利要求1至7中的任一项所述的处理器,其中,所述解码单元要对要指示源打包数据操作掩码的所述指令进行解码。
9.如权利要求8所述的处理器,其中,所述运行单元响应于所述指令而要存储要包括邻接数据元素的附加对的所述结果打包数据,所述邻接数据元素的附加对要对应于所述源打包数据的邻接数据元素的附加对,并且其要对应于所述源打包数据操作掩码的至少一个掩蔽出的掩码元素,并且其中所述结果打包数据的所述附加对中的所述邻接数据元素还没有在相对于邻接数据元素的所述对应附加对中的所述邻接数据元素的位置中交换。
10.如权利要求9所述的处理器,其中,所述至少一个掩蔽出的掩码元素要包括单个掩蔽出的掩码元素,其要对应于所述结果打包数据的邻接数据元素的所述附加对的数据元素两者。
11.如权利要求9所述的处理器,其中,所述至少一个掩蔽出的掩码元素要包括一对掩蔽出的掩码元素,其各自要对应于所述结果打包数据的邻接数据元素的所述附加对的所述数据元素的不同一个数据元素。
12.如权利要求1至7中的任一项所述的处理器,其中,所述运行单元包括非控制交换逻辑,以在位置中相对于所述源打包数据的每个对应对中的所述邻接数据元素来交换所述结果打包数据的每个对中的所述邻接数据元素,而无需解释所述源打包数据的每个对的控制比特的一个或多个集合。
13.如权利要求1至7中的任一项所述的处理器,其中,所述解码单元还要对混洗指令和置换指令其中之一进行解码,其要属于与所述邻接数据元素成对交换指令相同的指令集,并且其中所述混洗和置换指令中的所述一个要具有比所述邻接数据元素成对交换指令更长的指令比特长度。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201680068241.7/1.html,转载请声明来源钻瓜专利网。