[发明专利]用于支持低编码速率的TURBO编码在审
申请号: | 201680080815.2 | 申请日: | 2016-06-23 |
公开(公告)号: | CN108604904A | 公开(公告)日: | 2018-09-28 |
发明(设计)人: | 阿列克谢·达维多夫;德布迪普·查特吉;格里戈里·埃尔莫拉耶夫 | 申请(专利权)人: | 英特尔公司 |
主分类号: | H03M13/29 | 分类号: | H03M13/29;H03M13/39 |
代理公司: | 北京东方亿思知识产权代理有限责任公司 11258 | 代理人: | 宗晓斌 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 输入数据块 虚拟代码 位序列 无线电信道 原始数据块 奇偶校验 输出 附加位 去除 信道 噪声 发送 创建 | ||
1.一种用于用户设备(UE)的基带处理器的装置,所述装置包括用于进行以下操作的电路:
处理输入数据流以获得特定大小的输入块;
将附加数据插入到所述输入块以获得大小大于所述输入块的所述特定大小的虚拟代码块;
使用turbo编码技术对所述虚拟代码块进行编码以获得经编码的代码块,所述经编码的代码块包括系统部分和奇偶校验部分;
从所述经编码的代码块的所述系统部分中去除所述附加数据,以获得包括去除了所述附加数据的所述系统部分和所述奇偶校验部分的输出数据块;以及
输出所述输出数据块,以通过信道进行处理和传输。
2.根据权利要求1所述的装置,其中,所述电路还用于:
将所述附加数据生成为全零位的序列或全一位的序列。
3.根据权利要求1所述的装置,其中,所述电路还用于:
将所述附加数据生成为伪随机位序列。
4.根据权利要求1、2或3中任一项所述的装置,其中,将所述附加数据插入到所述输入块包括在所述输入块的开头或结尾处插入所述附加数据。
5.根据权利要求1、2或3中任一项所述的装置,其中,将所述附加数据插入到所述输入块包括在所述输入块内伪随机地插入所述附加数据。
6.根据权利要求5所述的装置,其中,所述附加数据的伪随机插入是基于基于子帧或帧索引获得的索引值的。
7.根据权利要求2或3中任一项所述的装置,其中,将所述附加数据插入到所述输入块包括在所述输入块内的相等间隔的位置处插入所述附加数据。
8.根据权利要求1、2或3中任一项所述的装置,其中,所述turbo编码技术包括系统卷积turbo码。
9.根据权利要求1、2或3中任一项所述的装置,其中,所述电路还用于:
基于以下内容确定所述虚拟代码块的大小:
b=a*(1/R–1)/2
其中,b是所述虚拟代码块的大小,a是所述输入块的大小,并且R是编码速率。
10.一种计算机可读介质,包含用于使得与通信设备相关联的一个或多个处理器进行以下操作的程序指令:
处理输入数据流以获得特定大小的输入块;
将附加数据插入到所述输入块以获得大小大于所述输入块的所述特定大小的虚拟代码块;
使用turbo编码技术对所述虚拟代码块进行编码以获得经编码的代码块,所述经编码的代码块包括系统部分和奇偶校验部分;
处理所述经编码的代码块以获得输出数据块,所述输出数据块包括没有所述附加数据的所述经编码的代码块的所述系统部分和所述奇偶校验部分;以及
输出所述输出数据块,以通过信道进行处理和传输。
11.根据权利要求10所述的计算机可读介质,其中,所述通信设备包括用户设备(UE)设备或演进型节点B(eNB)设备。
12.根据权利要求10或11所述的计算机可读介质,其中,所述程序指令还使得所述一个或多个处理器进行以下操作:
通过在所述输入块的开头或结尾处插入所述附加数据来将所述附加数据插入到所述输入块。
13.根据权利要求10或11所述的计算机可读介质,其中,所述程序指令还使得所述一个或多个处理器进行以下操作:
通过将所述附加数据伪随机地插入在所述输入块内来将所述附加数据插入到所述输入块。
14.根据权利要求13所述的计算机可读介质,其中,所述附加数据的伪随机插入是基于基于子帧或帧索引获得的索引值的。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201680080815.2/1.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类