[发明专利]高速缓存保留数据管理有效
申请号: | 201680088688.0 | 申请日: | 2016-10-19 |
公开(公告)号: | CN109643280B | 公开(公告)日: | 2023-03-07 |
发明(设计)人: | 艾利克斯·詹姆斯·沃;迪米特里奥斯·卡塞利迪斯;克拉斯·玛格努斯·布鲁斯;迈克尔·菲利普;约瑟夫·迈克尔·普斯德斯德里斯;詹姆师德·加拉 | 申请(专利权)人: | ARM有限公司 |
主分类号: | G06F12/128 | 分类号: | G06F12/128;G06F12/0897 |
代理公司: | 北京东方亿思知识产权代理有限责任公司 11258 | 代理人: | 林强 |
地址: | 英国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 高速缓存 保留 数据管理 | ||
1.一种用于处理数据的设备,包括:
第一高速缓存存储器;
第二高速缓存存储器,所述第一高速缓存存储器经由通信接口与所述第二高速缓存存储器进行通信;
探听过滤器,所述探听过滤器与在所述通信接口的一侧上的所述第二高速缓存存储器一起定位,及所述探听过滤器用于追踪在所述通信接口的另一侧上的所述第一高速缓存存储器中所储存的高速缓存条目,所述探听过滤器包括用于储存保留数据的保留数据储存电路系统,所述保留数据用于在至少所述第二高速缓存存储器内控制高速缓存条目的保留;及
保留数据传送电路系统,所述保留数据传送电路系统用于:
当高速缓存条目从所述第二高速缓存存储器传送到所述第一高速缓存存储器时,将所述高速缓存条目的保留数据从所述第二高速缓存存储器传送到所述保留数据储存电路系统,及
当所述高速缓存条目从所述第一高速缓存存储器传送到所述第二高速缓存存储器时,将所述高速缓存条目的所述保留数据从保留数据储存电路系统传送到所述第二高速缓存存储器。
2.根据权利要求1所述的设备,其中所述探听过滤器包括用于储存多个数据标签的卷标数据储存电路系统,所述多个数据标签指示出在所述第一高速缓存存储器内所储存的所述高速缓存条目的相应多者的存储器地址,及在所述第一高速缓存存储器内所储存的所述高速缓存条目的相应多者的所述保留数据与对应的数据标签相关。
3.根据权利要求1和2中的任一项所述的设备,所述设备包括用于从所述第二高速缓存存储器逐出高速缓存条目的逐出电路系统,其中取决于在所述第二高速缓存存储器内所储存的所述高速缓存条目的所述保留数据,所述逐出电路从所述第二高速缓存存储器选择要被逐出的受害高速缓存条目。
4.根据权利要求1和2中的任一项所述的设备,其中所述探听过滤器包括一致性数据储存电路系统,用于储存一致性数据以追踪在所述第一高速缓存存储器内所储存的所述高速缓存条目的一致性状态。
5.根据权利要求1和2中的任一项所述的设备,其中所述保留数据指示出是否已将高速缓存条目从所述第二高速缓存存储器加载到所述第一高速缓存存储器。
6.根据权利要求1和2中的任一项所述的设备,其中当给定高速缓存条目从主存储器加载到所述第一高速缓存存储器而绕过在所述第二高速缓存存储器内的储存时,在所述保留数据储存电路系统内设定所述给定高速缓存条目的保留数据值。
7.根据权利要求1和2中的任一项所述的设备,所述设备包括高速缓存存储器架构,所述高速缓存存储器架构包括所述第二高速缓存存储器和多个第一高速缓存存储器,其中所述探听过滤器追踪在所述多个第一高速缓存存储器中所储存的高速缓存条目,及所述保留数据储存电路系统储存在所述多个第一高速缓存存储器中所储存的高速缓存条目的保留数据。
8.根据权利要求1和2中的任一项所述的设备,其中所述第一高速缓存存储器是第一专用高速缓存存储器。
9.根据权利要求1和2中的任一项所述的设备,其中所述第二高速缓存存储器是第二专用高速缓存存储器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于ARM有限公司,未经ARM有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201680088688.0/1.html,转载请声明来源钻瓜专利网。