[发明专利]栅极驱动电路、栅极驱动方法和移位寄存器有效
申请号: | 201710141299.6 | 申请日: | 2017-03-10 |
公开(公告)号: | CN106782288B | 公开(公告)日: | 2020-11-17 |
发明(设计)人: | 冯宇 | 申请(专利权)人: | 京东方科技集团股份有限公司;鄂尔多斯市源盛光电有限责任公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20;G11C19/28 |
代理公司: | 北京银龙知识产权代理有限公司 11243 | 代理人: | 许静;刘伟 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 栅极 驱动 电路 方法 移位寄存器 | ||
1.一种栅极驱动电路,其特征在于,包括:
下拉控制节点控制单元,分别与第一时钟信号输入端、相邻上一级栅极驱动电路的栅极驱动信号输出端和下拉控制节点连接;
上拉控制节点控制单元,分别与第一时钟信号输入端、第一电平输出端、所述下拉控制节点和上拉控制节点连接;
上拉节点控制单元,分别与节点控制单元控制端、所述上拉控制节点和上拉节点连接,用于在所述节点控制单元控制端的控制下,控制所述上拉控制节点是否与所述上拉节点连接;
下拉节点控制单元,分别与节点控制单元控制端、所述下拉控制节点和下拉节点连接,用于在所述节点控制单元控制端的控制下,控制所述下拉控制节点是否与所述下拉节点连接;以及,
输出单元,分别与所述上拉节点、所述下拉节点、第二电平输出端、输出电平端和本级栅极驱动信号输出端连接,用于在所述上拉节点、所述下拉节点的控制下控制所述本级栅极驱动信号输出端的电平。
2.如权利要求1所述的栅极驱动电路,其特征在于,还包括:交互控制单元,分别与所述下拉控制节点、所述上拉控制节点、所述第二电平输出端和第二时钟信号输入端连接,用于控制所述下拉控制节点的电平。
3.如权利要求2所述的栅极驱动电路,其特征在于,所述交互控制单元包括:第一交互控制晶体管,栅极与所述上拉控制节点连接,第一极与所述第二电平输出端连接;以及,
第二交互控制晶体管,栅极与所述第二时钟信号输入端连接,第一极与所述第一交互控制晶体管的第二极连接,第二极与所述下拉控制节点连接。
4.如权利要求1所述的栅极驱动电路,其特征在于,还包括:
第一电位维持单元,分别与所述下拉控制节点和所述本级栅极驱动信号输出端连接,用于维持所述下拉控制节点的电位;以及,
第二电位维持单元,分别与所述上拉控制节点和所述第二电平输出端连接,用于维持所述上拉控制节点的电位。
5.如权利要求4所述的栅极驱动电路,其特征在于,所述第一电位维持单元包括第一电容,所述第二电位维持单元包括第二电容。
6.如权利要求1所述的栅极驱动电路,其特征在于,所述输出电平端用于在正常驱动模式下输出第二时钟信号,在调试模式下输出第一电平。
7.如权利要求1至6中任一权利要求所述的栅极驱动电路,其特征在于,所述下拉控制节点控制单元包括:
第一控制晶体管,栅极与所述第一时钟信号输入端连接,第一极与所述相邻上一级栅极驱动电路的栅极驱动信号输出端连接,第二极与所述下拉控制节点连接;
所述上拉控制节点控制单元包括:
第二控制晶体管,栅极与所述下拉控制节点连接,第一极与所述上拉控制节点连接,第二极与所述第一时钟信号输入端连接;以及,
第三控制晶体管,栅极与所述第一时钟信号输入端连接,第一极与所述上拉控制节点连接,第二极与所述第一电平输出端连接;
所述上拉节点控制单元包括:
第四控制晶体管,栅极与所述节点控制单元控制端连接,第一极与所述上拉控制节点连接,第二极与所述上拉节点连接;
所述下拉节点控制单元包括:
第五控制晶体管,栅极与所述节点控制单元控制端连接,第一极与所述下拉控制节点连接,第二极与所述下拉节点连接;
所述输出单元包括:
第一输出晶体管,栅极与所述上拉节点连接,第一极与所述第二电平输出端连接,第二极与所述本级栅极驱动信号输出端连接;以及,
第二输出晶体管,栅极与所述下拉节点连接,第一极与所述本级栅极驱动信号输出端连接,第二极与所述输出电平端连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;鄂尔多斯市源盛光电有限责任公司,未经京东方科技集团股份有限公司;鄂尔多斯市源盛光电有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710141299.6/1.html,转载请声明来源钻瓜专利网。