[发明专利]一种基于延迟槽补偿的DSP流水线模拟方法在审

专利信息
申请号: 201710156920.6 申请日: 2017-03-16
公开(公告)号: CN106933652A 公开(公告)日: 2017-07-07
发明(设计)人: 卢建鹏 申请(专利权)人: 浙江大学
主分类号: G06F9/455 分类号: G06F9/455;G06F9/38
代理公司: 杭州求是专利事务所有限公司33200 代理人: 邱启旺
地址: 310058 浙江*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 基于 延迟 补偿 dsp 流水线 模拟 方法
【权利要求书】:

1.一种基于延迟槽补偿的DSP流水线模拟方法,其特征在于,具体包括如下步骤:

(1)解析目标文件,得到代码段和程序入口点,把代码段加载到模拟内存中。

(2)对代码段的指令进行译码,保存译码后的信息,得到PC到译码后的信息的映射关系。

(3)初始化延迟槽,初始化PC为程序入口点,清空延迟槽内的所有结点。

(4)令CPU向前迭代一个时钟,根据当前的PC值,通过步骤(2)得到的映射关系,得到当前指令对应的译码后的信息,解释执行当前指令,如果该指令在非E1阶段写回,则在延迟槽中新增一个结点,该结点保存了需要写回的目的寄存器、写回的结果值以及写回的时间(CPU时钟数);如果该指令在E1阶段写回,则直接将结果写回寄存器。

(5)检查延迟槽内所有结点写回的时间是否与当前时间一致,若结点写回的时间与当前时间保持一致,则将结点记录的信息进行写回,然后移除该结点。

(6)循环步骤(4)-步骤(5),直到最后一条指令执行完毕,完成了流水线的模拟。

2.根据权利要求1所述的基于延迟槽补偿的DSP流水线模拟方法,其特征在于:在所述步骤(3)中初始化延迟槽,即初始化一个含空结点的链表或哈希表,将其作为指令结果写回的暂存结构。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学,未经浙江大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201710156920.6/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top