[发明专利]一种大屏拼接控制器在审
申请号: | 201710159024.5 | 申请日: | 2017-03-17 |
公开(公告)号: | CN106708459A | 公开(公告)日: | 2017-05-24 |
发明(设计)人: | 王家业;李大杰;张道根;王杰;袁鸿声;曾旭敏 | 申请(专利权)人: | 深圳市东明炬创电子有限公司 |
主分类号: | G06F3/14 | 分类号: | G06F3/14;H04N5/445 |
代理公司: | 深圳市远航专利商标事务所(普通合伙)44276 | 代理人: | 田志远,张朝阳 |
地址: | 518000 广东省深圳市龙华新*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 拼接 控制器 | ||
1.一种大屏拼接控制器,其特征在于,包括供电电源、交叉背板、控制卡以及N个连接器,所述连接器包括输入卡和输出卡,所述供电电源为整个大屏拼接控制器供电,所述交叉背板分别与所述输入卡、所述输出卡以及所述控制卡连接,所述输入卡另一端连接视频信号源,所述输出卡另一端连接视频显示终端,所述控制卡另一端连接控制主机;
在N个所述连接器中,有一个所述连接器作为固定输入,X个所述连接器作为固定输出,剩余的所述连接器可配置成输入或输出。
2.根据权利要求1所述的大屏拼接控制器,其特征在于,所述交叉背板包括速信号交换器、FPGA、可编程时钟器以及时钟多路缓冲器,所述高速信号交换器完成视频信号交叉,所述FPGA完成控制信号、底图数据以及字幕数据分发,所述可编程时钟器和所述时钟多路缓冲器形成视频同步时钟信号。
3.根据权利要求1所述的大屏拼接控制器,其特征在于,所述控制主机与用户的交互,将用户的控制信息转化为控制参数并通过TCP/IP下发到所述控制卡,同时与所述控制卡通信获取当前设备的信息。
4.根据权利要求3所述的大屏拼接控制器,其特征在于,所述控制卡读取各个所述输入卡和所述输出卡的信息,将所述视频信号源的相关信息传输到所述控制主机,所述控制主机的各个控制指令通过所述控制卡发送到相应的所述输入卡和所述输出卡,同时根据所述控制主机的指令完成所述交叉背板上高速视频通道的切换操作。
5.根据权利要求1所述的大屏拼接控制器,其特征在于,在所述输入卡工作过程中,先进行视频的采集,经数据打包后,完成加扰,进行反向不归零编码后形成高速串行信号并传输到所述交叉背板。
6.根据权利要求1所述的大屏拼接控制器,其特征在于,所述输出卡实现高速串行信号接收,通过鉴相器、低通滤波器、压控振荡电路以及分频器完成数据时钟的恢复,所述数据时钟为高速串行数据中提取的时钟;通过所述数据失宠完成数据的并行化,将并行化后的数据进行反向不归零解码、解扰、字对齐、关键信息纠错,解包后得到完整的视频流;并将上一步得到的视频流完成缩放、开窗、分割、拼接、多图层叠加、漫游以及底图、字幕叠加显示的功能。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市东明炬创电子有限公司,未经深圳市东明炬创电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710159024.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种低摩擦过线筒
- 下一篇:一种全数字逻辑电路实现的真随机数发生器