[发明专利]极性码的速率匹配方法及设备在审
申请号: | 201710184083.8 | 申请日: | 2017-03-24 |
公开(公告)号: | CN108631919A | 公开(公告)日: | 2018-10-09 |
发明(设计)人: | 徐晨;张公正;李榕;张华滋;黄凌晨 | 申请(专利权)人: | 华为技术有限公司 |
主分类号: | H04L1/00 | 分类号: | H04L1/00 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518129 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 速率匹配方式 读取 比特存储 极化编码 速率匹配 循环缓存 极性码 输出序列 复杂度 正整数 母码 申请 | ||
1.一种极性码的速率匹配方法,其特征在于,包括:
根据母码长度N和速率匹配方式进行极化编码,得到极化编码后的编码比特,所述速率匹配方式为第一速率匹配方式或第二速率匹配方式,所述N为正整数;
根据所述速率匹配方式对应的比特存储顺序,将所述极化编码后的编码比特存储至循环缓存中,其中,所述第一速率匹配方式与所述第二速率匹配方式对应的比特存储顺序相同;
根据所述速率匹配方式对应的比特读取顺序,从所述循环缓存中读取速率匹配的输出序列,所述第一速率匹配方式与所述第二速率匹配方式对应的比特读取顺序不同。
2.根据权利要求1所述的方法,其特征在于,所述输出序列的长度为目标码长M,所述M为整数;
所述第一速率匹配方式对应的目标码长M小于所述母码长度N;
所述第二速率匹配方式对应的目标码长M大于所述母码长度N。
3.根据权利要求2所述的方法,其特征在于,所述根据所述速率匹配方式对应的比特存储顺序,将所述极化编码后的编码比特存储至循环缓存中,包括:
根据所述速率匹配方式对应的交织方式,对所述极化编码后的编码比特进行交织处理,得到交织处理后的编码比特,所述比特存储顺序与所述交织处理后的编码比特的排序相同;
对所述交织处理后的编码比特进行比特收集,存储至所述循环缓存中。
4.根据权利要求3所述的方法,其特征在于,所述第一速率匹配方式对应的比特读取顺序为依次读取所述循环缓存中的第N-M+1位到第N位,或者,所述第一速率匹配方式对应的比特读取顺序为依次读取所述循环缓存中的第1位到第M位;
所述第二速率匹配方式对应的比特读取顺序为从任意位置开始依次顺序或逆序循环读取所述循环缓存中的编码比特直至读取到M位。
5.根据权利要求1至3任一项所述的方法,其特征在于,所述第一速率匹配方式所指示的打孔位或缩短位位于第一集合中,所述第一速率匹配方式对应的比特读取顺序为依次顺序或逆序读取所述循环缓存,在当前位对应的序号位于所述第一集合中时,则跳过所述当前位直至读取到最后一位;
所述第二速率匹配方式对应的比特读取顺序为从任意位置开始依次顺序或逆序循环读取所述循环缓存中的编码比特直至读取到M位。
6.根据权利要求2所述的方法,其特征在于,所述根据所述速率匹配方式对应的比特存储顺序,将所述极化编码后的编码比特存储至循环缓存中,包括:
根据所述速率匹配方式对应的交织方式,对所述极化编码后的编码比特进行交织处理,得到交织处理后的编码比特,所述比特存储顺序与所述交织处理后的编码比特的排序相同;
对所述交织处理后的编码比特进行比特收集,存储至所述循环缓存中,其中,所述交织处理后的编码比特的打孔位或缩短位在比特收集过程中被删除。
7.根据权利要求2所述的方法,其特征在于,所述根据所述速率匹配方式对应的比特存储顺序,将所述极化编码后的编码比特存储至循环缓存中,包括:
根据所述速率匹配方式对应的比特存储顺序,对所述极化编码后的编码比特进行比特收集,存储至所述循环缓存中,其中,所述极化编码后的编码比特的打孔位或缩短位在比特收集过程中被删除,所述比特存储顺序为顺序或逆序存储。
8.根据权利要求6或7所述的方法,其特征在于,所述第一速率匹配方式对应的比特读取顺序为按顺序从所述循环缓存的首位开始读取,直至读取到尾位,或者按逆序从所述循环缓存的尾位开始读取,直至读取到首位;
所述第二速率匹配方式对应的比特读取顺序为从任意位置开始顺序或逆序依次循环读取所述循环缓存中的编码比特直至读取到M位。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710184083.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:数据传输的方法和装置
- 下一篇:一种数据传输方法及装置