[发明专利]控制信号驱动电路与驱动方法以及像素电路驱动方法在审
申请号: | 201710189258.4 | 申请日: | 2017-03-27 |
公开(公告)号: | CN108665854A | 公开(公告)日: | 2018-10-16 |
发明(设计)人: | 胡思明;杨楠;朱晖;宋艳芹 | 申请(专利权)人: | 昆山工研院新型平板显示技术中心有限公司;昆山国显光电有限公司 |
主分类号: | G09G3/3225 | 分类号: | G09G3/3225;G09G3/3266 |
代理公司: | 上海思微知识产权代理事务所(普通合伙) 31237 | 代理人: | 智云 |
地址: | 215300 江苏省苏州*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 控制信号驱动电路 晶体管 像素电路驱动 控制信号 时钟信号 电容 低电源电压 高电源电压 输出稳定性 驱动 工作稳定 驱动电路 输出控制 输出信号 外部电路 集成化 良率 屏体 输出 | ||
1.一种控制信号驱动电路,其特征在于,包括第一晶体管至第六晶体管以及第一电容,其中,
所述第一晶体管的栅极、第三晶体管的栅极与第四晶体管的栅极均连接至一第一时钟信号端,所述第一晶体管的第一电极连接至输入信号端,所述第一晶体管的第二电极与第二晶体管的栅极连接于一第一节点;
所述第二晶体管的第二电极连接至一第二时钟信号端;所述第二晶体管的第一电极、所述第三晶体管的第一电极、第五晶体管的栅极与第六晶体管的栅极连接于一第二节点;
所述第三晶体管的第二电极、所述第五晶体管的第二电极以及所述第六晶体管的第二电极均连接至一第一电源电压信号端;
所述第四晶体管的第一电极连接至一第二电源电压信号端;所述第四晶体管的第二电极与所述第五晶体管的第一电极相连接;
所述第六晶体管的第一电极连接至一控制信号端;
所述第一电容连接于所述第二节点与第一节点之间。
2.如权利要求1所述的控制信号驱动电路,其特征在于,还包括第七晶体管,所述第七晶体管的栅极与所述第四晶体管的第二电极相连接,所述第七晶体管的第一电极连接至所述第二电源电压信号端,所述第七晶体管的第二电极连接至所述控制信号端。
3.如权利要求2所述的控制信号驱动电路,其特征在于,还包括第二电容,所述第二电容的一端与所述第四晶体管的第二电极相连接,所述第二电容的另一端连接至所述控制信号端。
4.如权利要求3所述的控制信号驱动电路,其特征在于,所述第二节点连接至输出信号端。
5.如权利要求4所述的控制信号驱动电路,其特征在于,所述第一电极为源极,所述第二电极为漏极;或者,所述第一电极为漏极,所述第二电极为源极。
6.如权利要求1~5中任一项所述的控制信号驱动电路,其特征在于,所述驱动电路的驱动时序包括第一阶段、第二阶段与第三阶段;在第一阶段,输入信号与第一时钟信号为低电平,第二时钟信号为高电平;在第二阶段,所述输入信号与所述第一时钟信号为高电平,所述第二时钟信号为低电平,输出一高电平的控制信号以及一低电平的输出信号;在第三阶段,所述第一时钟信号为低电平,所述输入信号与所述第二时钟信号为高电平,输出一低电平的控制信号以及一高电平的输出信号。
7.如权利要求6所述的控制信号驱动电路,其特征在于,在第二阶段,所述输出信号作为下一级控制信号驱动电路的输入信号。
8.一种控制信号驱动电路的驱动方法,其特征在于,采用如权利要求1~7任一项所述的控制信号驱动电路生成控制信号,包括:
第一阶段:输入信号端提供输入信号,所述第一节点端的电压为低电平;
第二阶段:所述第二时钟信号为低电平,所述第一节点端的电压小于2倍的第二电源电压,输出信号端输出低电平的输出信号,同时控制信号端输出高电平的控制信号;
第三阶段:所述第一时钟信号为低电平,所述输入信号与所述第二时钟信号为高电平,输出信号端输出高电平的输出信号,同时控制信号端输出低电平的控制信号。
9.如权利要求8所述的控制信号驱动电路的驱动方法,其特征在于,第二阶段的输出信号作为下一级控制信号驱动电路的输入信号。
10.一种像素电路的驱动方法,其特征在于,采用如权利要求1~7任一项所述的控制信号驱动电路提供控制信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于昆山工研院新型平板显示技术中心有限公司;昆山国显光电有限公司,未经昆山工研院新型平板显示技术中心有限公司;昆山国显光电有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710189258.4/1.html,转载请声明来源钻瓜专利网。