[发明专利]一种多制式基带芯片的数据处理方法及装置、处理设备有效
申请号: | 201710241639.2 | 申请日: | 2017-04-13 |
公开(公告)号: | CN108738035B | 公开(公告)日: | 2021-07-20 |
发明(设计)人: | 刘万江;刘新良;李晓莎 | 申请(专利权)人: | 深圳市中兴微电子技术有限公司 |
主分类号: | H04W24/02 | 分类号: | H04W24/02;H04W88/10;H04L12/24 |
代理公司: | 北京天昊联合知识产权代理有限公司 11112 | 代理人: | 彭瑞欣;张天舒 |
地址: | 518055 广东省深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 制式 基带 芯片 数据处理 方法 装置 处理 设备 | ||
本发明公开了一种多制式基带芯片的数据处理方法及装置、处理设备,所述方法包括:获取待处理的数据,并确定所述待处理的数据的制式类型;如果所述待处理的数据为第一制式数据,则通过BLA对所述第一制式数据进行比特级处理,通过xDSP对所述第一制式数据进行符号级处理,其中,进行符号级处理时,通过FFT加速器对所述符号级处理的过程进行加速;如果所述待处理的数据为第二制式数据,则通过BLA对所述第二制式数据进行比特级处理,通过UMTS加速器对所述第二制式数据进行符号级处理。
技术领域
本发明涉及移动通信技术领域,尤其涉及一种基于多核簇群结构的多制式基带芯片的数据处理方法及装置、处理设备。
背景技术
随着无线通讯技术的不断发展,在用户数据速率、系统容量、基站处理延时和基带板的集成度等方面上提出了更高的要求。目前各大运营商都存在多种通信制式并存的现状,并将长期存在,运营商普遍采用基站机柜插不同制式的基带板卡来实现一体化基站的模式,造成基站机房建设支出巨大,运维成本非常高。运营商希望通信设备商提供的基站设备能够支持2G/3G/4G平滑升级共存,机柜小型化绿色低功耗,以减少设备投资,降低运维成本。
然而,对于硬件芯片,规模越大,其复杂度也越高,合理的芯片架构和系统方案,是满足芯片的性能和竞争力领先的关键,现存技术存在瓶颈,尤其是更高的系统容量,更小的数据处理延时,特别是长期演进(LTE,Long Term Evolution)制式下多用户高速数据的低延时处理要求是目前基带芯片亟待解决的难题。
发明内容
为解决上述技术问题,本发明实施例提供了一种多制式基带芯片的数据处理方法及装置、处理设备,能够满足高集成度、高性能的多制式基带数据要求。
本发明实施例提供的多制式基带芯片的数据处理方法,其包括:
获取待处理的数据,并确定所述待处理的数据的制式类型;
如果所述待处理的数据为第一制式数据,则通过BLA对所述第一制式数据进行比特级处理,通过xDSP对所述第一制式数据进行符号级处理,其中,进行符号级处理时,通过FFT加速器对所述符号级处理的过程进行加速;
如果所述待处理的数据为第二制式数据,则通过BLA对所述第二制式数据进行比特级处理,通过UMTS加速器对所述第二制式数据进行符号级处理。
本发明实施例中,所述方法还包括:
如果所述待处理的数据为第三制式数据,则通过xDSP和ANTP对所述第三制式数据进行解调调制处理。
本发明实施例中,所述获取待处理的数据,包括:
判断所述待处理的数据是否位于本簇群的SDM中;
如果所述待处理的数据位于本簇群的SDM中,则访问所述本簇群的SDM获取所述待处理的数据;
如果所述待处理的数据未位于本簇群的SDM中,则访问跨簇群的SDM获取所述待处理的数据。
本发明实施例中,在所述第一制式数据为第一制式下行数据的情况下,所述通过BLA对所述第一制式数据进行比特级处理,通过xDSP对所述第一制式数据进行符号级处理,包括:
通用直接存储器存取模块GDMA将待发送的数据存储至簇群中的SDM中,所述簇群包括至少一个xDSP;
BLA获取第一控制参数,根据所述第一控制参数对所述SDM中的数据进行比特级处理,并将处理后的数据写回至所述SDM中进行存储;
xDSP基于所述FFT加速器的加速处理,对所述SDM中的数据进行符号级处理,并将处理后的数据写回至所述SDM中进行存储;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市中兴微电子技术有限公司,未经深圳市中兴微电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710241639.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:测量载频的方法和设备
- 下一篇:移动通信的关键用户提取方法和系统