[发明专利]一种输出驱动电路有效
申请号: | 201710262766.0 | 申请日: | 2017-04-20 |
公开(公告)号: | CN108736863B | 公开(公告)日: | 2022-02-25 |
发明(设计)人: | 邹文安;邱卫斌 | 申请(专利权)人: | 上海和辉光电有限公司 |
主分类号: | H03K3/356 | 分类号: | H03K3/356;H03K17/687 |
代理公司: | 上海申新律师事务所 31272 | 代理人: | 俞涤炯 |
地址: | 201506 上海市*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 输出 驱动 电路 | ||
1.一种输出驱动电路,其特征在于,包括一个前级驱动器,用于驱动一个输出级的上拉晶体管和下拉晶体管交替导通,以使所述输出级所提供的输出信号在第一、第二逻辑状态之间切换,并且所述前级驱动器输出的第一驱动信号用于驱动所述上拉晶体管以及输出的第二驱动信号用于驱动所述下拉晶体管,所述前级驱动器包括:
第一、第二晶体管,它们各自均具有一个第一端和一个第二端及一个控制端,一个输入信号同时输入到所述第一、第二晶体管的所述控制端,所述第一、第二晶体管各自的所述第一端对应分别连接到第一、第二参考电压源,以及所述第一、第二晶体管各自的所述第二端之间连接有一个受所述输出信号控制的延迟单元,所述延迟单元用于避免所述第一、第二驱动信号的逻辑状态同时产生上升沿或下降沿的翻转;
所述延迟单元包括第三、第四晶体管,它们各自均具有一个第一端和一个第二端及一个控制端;其中
所述第三晶体管的所述第一端和所述第四晶体管的所述第二端都连接到所述第一晶体管的所述第二端,以及所述第三晶体管的所述第二端和所述第四晶体管的所述第一端都连接到所述第二晶体管的所述第二端,并在所述第三、第四晶体管的控制端输入所述输出信号的反相信号。
2.根据权利要求1所述的输出驱动电路,其特征在于,当所述第一驱动信号由所述第一逻辑状态翻转到所述第二逻辑状态时,所述延迟单元产生延时效应,使所述第一驱动信号翻转结束后所述第二驱动信号才由所述第一逻辑状态翻转到所述第二逻辑状态。
3.根据权利要求1所述的输出驱动电路,其特征在于,当所述第二驱动信号由所述第二逻辑状态翻转到所述第一逻辑状态时,所述延迟单元产生延时效应,使所述第二驱动信号翻转结束后所述第一驱动信号才由所述第二逻辑状态翻转到所述第一逻辑状态。
4.根据权利要求1所述的输出驱动电路,其特征在于,还包括一个第一缓冲器,其输入端连接到所述第一晶体管的第二端而其输出端则提供所述的第一驱动信号。
5.根据权利要求1所述的输出驱动电路,其特征在于,还包括一个第二缓冲器,其输入端连接到所述第二晶体管的第二端而其输出端则提供所述的第二驱动信号。
6.根据权利要求2所述的输出驱动电路,其特征在于,当所述输入信号为第一逻辑状态时,所述第一晶体管导通而所述第二晶体管关断,使得所述第一晶体管的所述第二端的电压抬升并导致所述第一驱动信号由所述第一逻辑状态翻转至所述第二逻辑状态;
所述延迟单元减缓所述第二晶体管的所述第二端的电压抬升速度,在所述第一驱动信号翻转结束后,所述第二晶体管的所述第二端的电压才开始抬升而进一步使所述第二驱动信号开始由所述第一逻辑状态翻转到所述第二逻辑状态。
7.根据权利要求3所述的输出驱动电路,其特征在于,当所述输入信号为第二逻辑状态时,所述第一晶体管关断而所述第二晶体管导通,使得所述第二晶体管的所述第二端的电压拉低并导致所述第二驱动信号由所述第二逻辑状态翻转至所述第一逻辑状态;
所述延迟单元减缓所述第一晶体管的所述第二端的电压降低速度,在所述第二驱动信号翻转结束后,所述第一晶体管的所述第二端的电压才开始降低而进一步使所述第一驱动信号开始由所述第二逻辑状态翻转到所述第一逻辑状态。
8.根据权利要求1所述的输出驱动电路,其特征在于,还包括一个反相器,所述反相器的输入端接收所述输出信号而所述反相器的输出端连接到所述第三、第四晶体管的所述控制端。
9.根据权利要求1所述的输出驱动电路,其特征在于,所述第三晶体管的导电沟道类型和所述第四晶体管相反,所述输出信号的所述反相信号控制所述第三、第四晶体管两者中的一者关断时另一者导通。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海和辉光电有限公司,未经上海和辉光电有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710262766.0/1.html,转载请声明来源钻瓜专利网。