[发明专利]芯片测试模式的进入方法在审
申请号: | 201710264480.6 | 申请日: | 2017-04-21 |
公开(公告)号: | CN106918775A | 公开(公告)日: | 2017-07-04 |
发明(设计)人: | 孔欣 | 申请(专利权)人: | 成都锐成芯微科技股份有限公司 |
主分类号: | G01R31/28 | 分类号: | G01R31/28 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 610041 四川省成都市高新*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 芯片 测试 模式 进入 方法 | ||
技术领域
本发明涉及集成电路芯片测试领域,特别是涉及一种芯片测试模式的进入方法。
背景技术
在集成电路芯片的应用中,会根据不同的应用通过不同的方式使芯片进入用户模式或者测试模式。
对于一般的用户来说,通常是在用户模式中进行工作,而测试模式仅供芯片测试使用。在现有技术中,由于芯片的模式设置接口复杂,往往会由于用户的误操作或者故意的因素,而导致芯片进入测试模式,使得芯片无法正常工作,甚至出现安全问题。
发明内容
本发明的目的在于克服现有技术的不足,提供一种芯片测试模式的进入方法,使得不会由于误操作使得芯片进入测试模式。
本发明的目的是通过以下技术方案来实现的:一种芯片测试模式的进入方法,包括以下步骤:
将芯片的复位端子作为时钟信号输入端,将芯片的普通输入端子作为数据信号输入端;
所述普通输入端子输入组合为测试模式辨别码和测试模式类型码的输入码流;
当所述测试模式辨别码匹配所述芯片中用于进入测试模式的预设值时,确定所述芯片要进入测试模式;
保存所述测试模式类型码,在码流输入结束后,所述普通输入端子保持高电平;以及
在所述复位端子解除复位状态后,进入所述芯片的测试模式。
所述复位端子解除复位状态即所述复位端子由低电平转换为高电平。
所述方法还包括以下步骤:当所述复位端子由高电平转换为低电平时,所述芯片退出测试模式,进入复位状态。
所述方法还包括以下步骤:当所述复位端子再次解除复位状态,且所述普通输入端子保持低电平时,清除测试模式的设置。
在所述芯片进入测试模式之前,在所述芯片中预先设置用于进入测试模式的预设值。
所述普通输入端子不输入组合为测试模式辨别码和测试模式类型码的输入码流,所述芯片进入用户模式。
当所述测试模式辨别码不匹配所述预设值时,所述复位端子将作为复位功能使用,在所述复位端子解除所述复位状态后,直接进入所述芯片的用户模式。
本发明的有益效果是:减少了芯片端子的使用,不易产生误操作,且增加了故意破解模式的难度。
附图说明
图1为本发明芯片测试模式的进入方法的方法流程图;
图2为本发明芯片测试模式的进入方法的时序示意图。
具体实施方式
下面结合附图进一步详细描述本发明的技术方案,但本发明的保护范围不局限于以下所述。
请参阅图1,图1为本发明芯片测试模式的进入方法的方法流程图,本发明芯片测试模式的进入方法包括以下步骤:
步骤一,将芯片的复位端子作为时钟信号输入端,将芯片的普通输入端子作为数据信号输入端。
步骤二,芯片的普通输入端子输入特定的码流,特定的码流的组合为测试模式辨别码和测试模式类型码。
步骤三,当测试模式辨别码匹配芯片中用于进入测试模式的预设值时,确定芯片要进入测试模式。
步骤四,保存测试模式类型码,在码流输入结束后,芯片的普通输入端子保持高电平。
步骤五,在芯片的复位端子解除复位状态后,即复位端子由低电平转换为高电平时,进入芯片的测试模式。
步骤六,当芯片的复位端子由高电平转换为低电平时,芯片退出测试模式,进入复位状态。
步骤七,当芯片的复位端子再次解除复位状态,即复位端子由低电平转换为高电平,且芯片的普通输入端子保持低电平时,清除测试模式设置。
步骤八,进入用户模式。
其中,在芯片进入测试模式之前,需要在芯片中预先设置用于进入测试模式的预设值,当测试模式辨别码匹配芯片中的预设值时,确定芯片要进入测试模式;当测试模式辨别码不匹配芯片中的预设值时,复位端子将作为复位功能使用,解除复位状态后,直接进入用户模式。
另外,当清除测试模式设置后,只要不再次输入进入测试模式的特定的码流,都将进入用户模式。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都锐成芯微科技股份有限公司,未经成都锐成芯微科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710264480.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:自动滴胶装置
- 下一篇:一种带有调节斜架的胶带封箱机构