[发明专利]一种基于FPGA的多路同步数据采集模块在审
申请号: | 201710268997.2 | 申请日: | 2017-04-24 |
公开(公告)号: | CN107132790A | 公开(公告)日: | 2017-09-05 |
发明(设计)人: | 刘昊;王炳亮 | 申请(专利权)人: | 浪潮通信信息系统有限公司 |
主分类号: | G05B19/042 | 分类号: | G05B19/042 |
代理公司: | 济南信达专利事务所有限公司37100 | 代理人: | 姜明 |
地址: | 250100 山东*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 fpga 同步 数据 采集 模块 | ||
技术领域
本发明涉及数据采集技术领域,具体地说是一种基于FPGA的多路同步数据采集模块。
背景技术
陀螺仪是惯性导航系统中不可缺少的核心测量器件。数据采集系统对陀螺仪传感器输出模拟信号采集的精度和速度,直接影响到惯性导航系统的性能。现代高精度的惯性导航系统对所采用的陀螺仪提出了很高的测量要求,相应地对陀螺仪的数据采集系统精度也更高。
以单片机为核心数字采集系统,具有编程简单、选型多样、控制灵活等特点,可以满足一般的采集速度和精度。但是当同时采集多路模拟信号时,以单片机为核心的采集系统则实现困难,通常需要多个单片机联机同时采集,或者外加芯片控制多路信号。但这样无疑会增加大量外围电路,也就使系统更复杂,影响整个系统的可靠性,增加系统功耗,造成资源浪费,因此需要新型的处理器来作为整个系统核心。
发明内容
本发明的技术任务是针对以上不足之处,提供一种基于FPGA的多路同步数据采集模块,对多路信号进行同步采集,有效减少了外围电路,降低了整体功耗,并在多路信号同时采集时达到了较高的精度。
一种基于FPGA的多路同步数据采集模块,其实现过程为:
FPGA控制多个ADC同时采集信号,将得到的数据按顺序依次缓存到SRAM中,再通过串口传给DSP进行处理,包括数据采集模块、FPGA时钟管理模块、双开RAM模块、串行接口模块和AD转换电路模块;
数据采集模块通过设定不同参数适应不同模拟信号,把传感器的模拟信号转换为有效编码的数字信号;AD转换电路模块将程序烧到FPGA,通过JTAG模式调试程序,以及AS模式将程序烧到配置芯片。
优选的,该模块采用12MHz晶振,通过时钟管理模块控制整个模块时序。
优选的,数据采集模块中采样芯片为ADS1210芯片。
ADS1210采样芯片作用是把传感器的模拟信号转换为有效编码的数字信号。FPGA作为模块核心,控制多个ADS1210对多路信号同时进行采集,把ADS1210采集到的数据缓存到SRAM中,再通过串口向外传输数据,串口的传输波特率为115200bps。FPGA内部分为ADS1210控制模块,双口RAM模块,时钟管理模块,串口接口模块,以及配置电路。FPGA采用12MHz晶振,通过时钟管理模块控制整个模块时序。A/D采用控制模块控制三路ADS1210同时进行采样,将得到的数据存储到双口RAM中,通过串口给外部处理。配置电路用来将程序烧到FPGA,通过JTAG模式调试程序,以及AS模式将程序烧到配置芯片。FPGA作为数据同步采集模块的核心,控制ADS1210进行数据采集。
在模块上电后,ADS1210控制模块可以同时控制三路ADS1210进行并行操作,通过串口同时将三路ADS1210进行初始化,初始化完成后,对三路ADS1210同时进行读写,将得到的采样数据进行有效编码,再通过ADS1210引脚SDOUT将数据发送给FPGA,FPGA的存储模块将三路数据依次分配地址存储到RAM中,最后通过FPGA串口发送出去。
本发明的一种基于FPGA的多路同步数据采集模块,具有以下优点:
FPGA具有高集成度,有上百个I/O端口,通过控制各个端口的时序就可以实现多个ADC对模拟信号同时进行采集。此外,FPGA具有硬件可编程性,编程简单,支持时钟频率高,在不改变硬件的前提下,只改变程序就可以实现功能的改变。FPGA在系统设计过程中,使电路最优化,用最少的逻辑单元实现功能,并且易于系统升级。FPGA可以以很高的速度通过串口传输采集数据,将数据存储在RAM中,通过串口输出给DSP进行处理。在处理多路信号同步采集时,FPGA可通过编程将数据依次存储到RAM中,处理速度无疑比单片机快许多。
本发明具有高集成度、可编程性、低成本以及丰富的I/O端口资源等优点,减少了外围电路,降低系统功耗,同时也便于后期升级,满足设计要求。
具体实施方式
下面结合具体实施例对本发明作进一步说明。
一种基于FPGA的多路同步数据采集模块,FPGA控制多个ADC同时采集信号,将得到的数据按顺序依次缓存到SRAM中,再通过串口传给DSP进行处理,包括数据采集模块、FPGA时钟管理模块、双开RAM模块、串行接口模块和AD转换电路模块;该模块采用12MHz晶振,通过时钟管理模块控制整个模块时序。数据采集模块中采样芯片为ADS1210芯片。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮通信信息系统有限公司,未经浪潮通信信息系统有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710268997.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:汉堡包组合制作方法及设备
- 下一篇:一种换流阀控制装置
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置