[发明专利]具有输入电路的存储器装置以及存储器装置的操作方法有效
申请号: | 201710274909.X | 申请日: | 2017-04-25 |
公开(公告)号: | CN108074601B | 公开(公告)日: | 2020-09-01 |
发明(设计)人: | 崔明灿 | 申请(专利权)人: | 华邦电子股份有限公司 |
主分类号: | G11C7/22 | 分类号: | G11C7/22 |
代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 马雯雯;臧建明 |
地址: | 中国台湾台*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 输入 电路 存储器 装置 以及 操作方法 | ||
1.一种存储器装置的输入电路,包括:
输入接收器,用于接收输入信号;
时钟接收器,用于接收时钟信号;
数据锁存器;
输入信号延迟路径,其耦合到所述输入接收器并且经配置以向所述数据锁存器提供延迟内部输入信号;
第一时钟信号延迟路径,其耦合到所述时钟接收器并且经配置以提供第一延迟内部时钟信号;
第二时钟信号延迟路径,其耦合到所述输入接收器并且经配置以提供第二延迟内部时钟信号;以及
多工器,其经耦合以回应于测试模式控制信号而接收和选择所述第一延迟内部时钟信号和所述第二延迟内部时钟信号中的一个并且向所述数据锁存器提供选定信号。
2.根据权利要求1所述的输入电路,其中所述输入信号延迟路径包括:
内部输入延迟电路,其经配置以将输入延迟时间引入到所述输入信号;以及
微调电路,其经配置以将微调时间引入到所述输入信号。
3.根据权利要求2所述的输入电路,其中所述微调电路经耦合以接收微调代码以配置所述微调时间。
4.根据权利要求2所述的输入电路,其中所述第一时钟信号延迟路径包括:
第一内部时钟延迟电路,其经配置以将时钟延迟时间引入到所述时钟信号以提供所述第一延迟内部时钟信号。
5.根据权利要求4所述的输入电路,其中所述第二时钟信号延迟路径包括:
第二内部时钟延迟电路,其为所述第一内部时钟延迟电路的副本并且经配置以将所述时钟延迟时间引入到所述输入信号;以及
评估电路,其经配置以将评估时间引入到所述输入信号以提供所述第二延迟内部时钟信号。
6.根据权利要求5所述的输入电路,其中所述评估电路经耦合以接收评估代码以配置所述评估时间。
7.根据权利要求1所述的输入电路,其中所述多工器经配置以:
在测试操作期间,选择所述第二延迟内部时钟信号;以及
在正常操作期间,选择所述第一延迟内部时钟信号。
8.根据权利要求1所述的输入电路,还包括:
反相器,经耦合以接收所述测试模式控制信号并且将所述测试模式控制信号的反相输出到所述多工器。
9.一种存储器装置的操作方法,所述存储器装置包括输入电路和存储器单元阵列,所述输入电路包括:
输入接收器,用于接收输入信号;
时钟接收器,用于接收时钟信号;
数据锁存器;
输入信号延迟路径,其耦合到所述输入接收器并且经配置以将输入延迟时间和微调时间引入到所述输入信号以向所述数据锁存器提供延迟内部输入信号;
第一时钟信号延迟路径,其耦合到所述时钟接收器并且经配置以将时钟延迟时间引入到所述时钟信号以提供第一延迟内部时钟信号;
第二时钟信号延迟路径,其耦合到所述输入接收器并且经配置以将所述时钟延迟时间和评估时间引入到所述输入信号以提供第二延迟内部时钟信号;以及
多工器,其经耦合以回应于测试模式控制信号而接收和选择所述第一延迟内部时钟信号和所述第二延迟内部时钟信号中的一个以提供到所述数据锁存器,
所述方法包括启用测试模式以控制所述多工器来选择所述第二延迟内部时钟信号。
10.根据权利要求9所述的操作方法,还包括:
在所述存储器装置上进行性能测试以确定所述存储器装置的所述评估时间。
11.根据权利要求10所述的操作方法,还包括:
基于所确定的所述评估时间确定所述微调时间;以及
将所确定的所述微调时间编程到包括在所述输入信号延迟路径中的微调电路中。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华邦电子股份有限公司,未经华邦电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710274909.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:半导体存储器装置
- 下一篇:防止读取干扰的读取方法及应用其的存储器