[发明专利]一种栅极驱动电路及包含其的显示面板在审
申请号: | 201710285966.8 | 申请日: | 2017-04-27 |
公开(公告)号: | CN107068090A | 公开(公告)日: | 2017-08-18 |
发明(设计)人: | 廖伟见;庄铭宏 | 申请(专利权)人: | 友达光电股份有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 北京律诚同业知识产权代理有限公司11006 | 代理人: | 梁挥,林媛媛 |
地址: | 中国台湾新竹科*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 栅极 驱动 电路 包含 显示 面板 | ||
技术领域
本发明涉及一种栅极驱动电路及包含其的显示面板,尤其涉及一种低功耗的栅极驱动电路及包含其的显示面板。
背景技术
在液晶显示装置中,为了能够显示画面,通常设置有来驱动扫描线的栅极驱动电路(gate driver)和用来驱动数据线的源极栅极驱动电路(Source Driver),其中,栅极驱动电路主要是由移位寄存器电路(shift register circuit)所构成。目前而言,栅极驱动电路主要有下面两种方式进行驱动。
图1为现有技术中显示面板的栅极驱动电路的局部示意图。请参照图1,栅极驱动电路100由移位寄存器SR1至SRn依次连接而成,奇数级的移位寄存器输入时钟信号CK,偶数级的移位寄存器输入反相的时钟信号XCK,以此输出逐级向右位移一个相位的输出信号GL1至GLn。
图2为现有技术中另一显示面板的栅极驱动电路的局部示意图。请参照图2,栅极驱动电路200也由移位寄存器SR1至SRn依次连接而成,但与栅极驱动电路100不同的在于:栅极驱动电路200的偶数级移位寄存器也跟奇数级移位寄存器均输入时钟信号CK,再通过于偶数级移位寄存器的输出电路上增加一组缓冲电路,以此输出逐级向右位移一个相位的输出信号GL1至GLn。
于上述两种栅极驱动电路中,由于时钟信号CK会接到每一级移位寄存器里,时钟信号CK的每一次相位转换都会对其相对应的寄生电容(Loading)进行充放电,造成功耗的浪费。并且由于时钟信号CK是移位寄存器电路操作过程中使用频率最高的控制信号,因此其产生的功耗浪费也很大。
发明内容
为降低栅极驱动电路的功耗,本发明提供一种栅极驱动电路。
上述的栅极驱动电路,用于显示面板扫描线的驱动,该栅极驱动电路包括多级移位寄存器电路,该多级移位寄存器电路用于分别输出多级移位信号,该多级移位寄存器电路依次连接,前一级移位寄存器电路的输出端连接后一级移位寄存器电路的输入端,每级移位寄存器电路通过该输出端输出移位信号;
其中,该多级移位寄存器电路中的奇数级移位寄存器电路的输入端接入时钟信号,该多级移位寄存器电路中的偶数级移位寄存器电路的输入端接入前一级移位寄存器电路输出的移位信号的反相信号。
作为可选的技术方案,该奇数级移位寄存器电路包括第n级移位寄存器电路,n为奇数,该偶数级移位寄存器电路包括第n+1级移位寄存器电路,于第一时段内,该第n级移位寄存器电路接收该时钟信号进行驱动并输出第n级移位信号,于第二时段内,该第n级移位信号的反相信号反相于该时钟信号,该第n+1级移位寄存器电路接收该第n级移位信号的反相信号进行驱动并输出第n+1级移位信号,该第n+1级移位信号与该第n级移位信号相差一个相位,其中,该第一时段、该第二时段的时间长度为该时钟信号的一个周期,且该第二时段落后于该第一时段半个该时钟信号的周期。
作为可选的技术方案,该第n级移位寄存器电路包括:
第一晶体管,该第一晶体管为n型晶体管,该第一晶体管的栅极耦接第n-1级移位信号,该第一晶体管的源极耦接源极提供电压;
第二晶体管、第三晶体管,该第二晶体管及该第三晶体管为P型晶体管,该第二晶体管的源漏极中的一极与该第三晶体管的源漏极中的一极相耦接为第一极,该第二晶体管的源漏极中的另一极与该第三晶体管的源漏极中的另一极相耦接为第二极,该第一极耦接面板驱动电压,该第二极耦接该第一晶体管的漏极;
第一反相器,该第一反相器的输入端耦接该第二极;
第一CMOS反相器,该第一CMOS反相器的输入端耦接该第一反相器的输出端,该第一CMOS反相器的输出端耦接该第一晶体管的漏极,该第一CMOS反相器的漏极耦接该第n-1级移位信号,该第一CMOS反相器的源极耦接第n+1级移位信号的反相信号;
第四晶体管、第五晶体管,该第四晶体管为n型晶体管,该第五晶体管为P型晶体管,该第四晶体管的源漏极中的一极与该第五晶体管的源漏极中的一极耦接为第三极,该第四晶体管的源漏极中的另一极与该第五晶体管的源漏极中的另一极耦接为第四极,该第四晶体管的栅极耦接该第一反相器的该输出端,该第五晶体管的栅极耦接该第二极,该第三极耦接该时钟信号,该第四极耦接该第n+1级移位信号;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于友达光电股份有限公司,未经友达光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710285966.8/2.html,转载请声明来源钻瓜专利网。