[发明专利]一种用于CMOS图像传感器的RAMPADC有效
申请号: | 201710304552.5 | 申请日: | 2017-05-03 |
公开(公告)号: | CN107040734B | 公开(公告)日: | 2019-12-31 |
发明(设计)人: | 旷章曲;陈杰;刘志碧 | 申请(专利权)人: | 北京思比科微电子技术股份有限公司 |
主分类号: | H04N5/374 | 分类号: | H04N5/374;H04N5/3745;H04N5/357 |
代理公司: | 11260 北京凯特来知识产权代理有限公司 | 代理人: | 郑立明;郑哲 |
地址: | 100085 北京市海*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 用于 cmos 图像传感器 rampadc | ||
本发明公开了一种用于CMOS图像传感器的RAMP ADC,其包括:四输入端比较器(413)、计数器(412)和差分Ramp产生器;所述四输入端比较器(413)的第一输入端接像素输出信号Pix_Out,第二输入端接差分Ramp产生器的负输出端,第三输入端接差分Ramp产生器的正输出端,第四输入端接参考电平信号VREF;四输入端比较器(413)的输出端与计数器(412)连接。该方案可以有效消除外部对Ramp信号的干扰。
技术领域
本发明涉及CMOS图像传感器领域,尤其涉及一种用于CMOS图像传感器的RAMPADC。
背景技术
CMOS(Complementary Metal-Oxide-Semiconductor)图像传感器广泛的应用于电子消费、安防监控、自动控制、医疗以及国防等众多领域。
图1是CMOS图像传感器结构示例。CMOS图像传感器1包含像素阵列100、时序控制器101、行译码102、Ramp ADC(跃升式模数转换器)阵列103、Ramp产生器104、存储器105、列译码106。其中像素阵列100,是由像素单元200(像素单元示例见图2)组成阵列,Ramp ADC阵列103由Ramp ADC 220(Ramp ADC示例见图2)组成阵列,通常情况,每列像素单元200对应一个Ramp ADC 220。行译码102通过控制信号线108控制像素阵列100以行方式曝光和读出;像素阵列100通过像素输出信号线110,将像素阵列100的输出信号输出到Ramp ADC阵列103;Ramp ADC阵列103将像素信号转成数字信号后,通过信号线113存储在存储器105;列译码106通过控制信号先115,将存储在存储器105的信号依次通过信号线112输出到时序控制器101中。时序控制器101分别通过控制信号先107、108、114控制行译码102、Ramp ADC阵列103、列译码106。Ramp产生器104产生Ramp信号,通过Ramp信号线111输入到Ramp ADC阵列103。
图2是像素单元和现有Ramp ADC结构示例。图1中像素阵列100是由像素单元200组成阵列。像素单元200由光电二极管204、传输管203、清零管201、源跟随管202、选择管205组成。光电二极管204接受光信号,将光信号转换成电信号;传输管203在控制信号TG控制下,将光电二极管204产生的电信号传输到节点206;清零管201在控制信号RST控制下,对节点206清零;源跟随管202将节点206上存储的信号读出;选择管205在控制信号SEL控制下将像素单元200信号输出到像素输出信号线110上。控制信号RST、TG、SEL是由行译码102产生的控制信号线108。
Ramp ADC 220由比较器210和计数器211组成,比较器210由电容207、开关208和放大器209组成。比较器210比较像素输出信号110和ramp信号111的大小,输出信号212控制计数器211计数,从而完成模数转换。计算器211完成计数后通过信号线113输出到存储器105中。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京思比科微电子技术股份有限公司,未经北京思比科微电子技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710304552.5/2.html,转载请声明来源钻瓜专利网。