[发明专利]一种基于FPGA的数据处理方法、装置及系统有效
申请号: | 201710357851.5 | 申请日: | 2017-05-19 |
公开(公告)号: | CN107220024B | 公开(公告)日: | 2021-08-31 |
发明(设计)人: | 郭跃超 | 申请(专利权)人: | 郑州云海信息技术有限公司 |
主分类号: | G06F7/02 | 分类号: | G06F7/02 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 罗满 |
地址: | 450018 河南省郑州市*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 fpga 数据处理 方法 装置 系统 | ||
1.一种基于FPGA的数据处理方法,其特征在于,包括:
接收多个输入,并采用超前进位计算方法并行计算出每个输入的选择路径结果;
对各个所述选择路径结果进行判断分析,并得出计算结果;其中:
采用超前进位计算方法计算出每个输入的选择路径结果的过程具体为:
将每个输入均分别与位于其后面的各个输入做布尔函数运算,得到多个相应的运算结果;
依据各个所述运算结果得到与每个输入相应的选择路径结果;
所述计算结果为匹配有效位置的计算结果。
2.根据权利要求1所述的基于FPGA的数据处理方法,其特征在于,所述对各个选择路径结果进行判断分析,并得出计算结果的过程具体为:
依据各个选择路径结果得出相应的布尔序列;
将所述布尔序列作为输出的判断条件,并依据所述布尔序列得出计算结果。
3.根据权利要求1或2所述的基于FPGA的数据处理方法,其特征在于,所述布尔函数运算为比较运算;
所述将每个输入均分别与位于其后面的各个输入做布尔函数运算,得到多个相应的运算结果的过程为:
将每个输入均分别与位于其后面的各个输入做比较运算,得到多个相应的运算结果。
4.一种基于FPGA的数据处理装置,其特征在于,包括:
计算模块,用于接收多个输入,并采用超前进位计算方法并行计算出每个输入的选择路径结果;
判断分析模块,用于对各个所述选择路径结果进行判断分析,并得出计算结果;其中:
所述计算模块,包括:
布尔函数计算单元,用于将每个输入均分别与位于其后面的各个输入做布尔函数运算,得到多个相应的运算结果;
选择路径计算单元,用于依据各个所述运算结果得到与每个输入相应的选择路径结果;
所述计算结果为匹配有效位置的计算结果。
5.根据权利要求4所述的基于FPGA的数据处理装置,其特征在于,所述判断分析模块,包括:
布尔序列计算单元,用于依据各个选择路径结果得出相应的布尔序列;
分析判断单元,用于将所述布尔序列作为输出的判断条件,并依据所述布尔序列得出计算结果。
6.根据权利要求4所述的基于FPGA的数据处理装置,其特征在于,所述布尔函数计算单元包括比较运算单元,用于将每个输入均分别与位于其后面的各个输入做比较运算,得到多个相应的运算结果。
7.一种基于FPGA的数据处理系统,其特征在于,包括如权利要求4-6任意一项所述的基于FPGA的数据处理装置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑州云海信息技术有限公司,未经郑州云海信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710357851.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种悬挑式移动脚手架
- 下一篇:一种脚手架