[发明专利]一种用于流水线型时间数字转换器的时间存储器电路有效
申请号: | 201710374780.X | 申请日: | 2017-05-24 |
公开(公告)号: | CN107193205B | 公开(公告)日: | 2019-05-14 |
发明(设计)人: | 王永生;叶巧;付方发;刘晓为 | 申请(专利权)人: | 哈尔滨工业大学 |
主分类号: | G04F10/00 | 分类号: | G04F10/00 |
代理公司: | 哈尔滨市松花江专利商标事务所 23109 | 代理人: | 岳泉清 |
地址: | 150001 黑龙*** | 国省代码: | 黑龙江;23 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 延时单元 输出端 时间存储器 或门 时间数字转换器 串联 流水线型 电路 处理时间间隔 时间存储电路 控制电压端 脉冲发生器 输出信号端 输入端连接 时间测量 信号问题 输入端 延时链 | ||
1.一种用于流水线型时间数字转换器的时间存储器电路,其特征在于,包括脉冲发生器(1)、二输入或门(2)、两个一号延时单元(3)和栅控延时链(4);
输入信号Start和输入信号Stop为两个上升沿,输入信号Initial为初始信号;
输入信号Start作为脉冲发生器(1)的第一个输入信号,输入信号Stop经过两个延时单元(3)后作为脉冲发生器(1)的第二个输入信号,输入信号Initial作为脉冲发生器(1)的第三个输入信号;
脉冲发生器(1)的输出端连接二输入或门(2)的第一个输入端,二输入或门(2)的第二个输入端接收输入信号Trigger,二输入或门(2)的输出信号端连接栅控延时链(4)的控制电压端;
栅控延时链(4)包括两个二号延时单元和十六个三号延时单元;
二输入或门(2)的输出信号端同时与两个二号延时单元的控制电压端和十六个三号延时单元的控制电压端相连;
两个二号延时单元分别为:二号延时单元A和二号延时单元B;二号延时单元A的输入信号为SET信号;二号延时单元A的输出端与二号延时单元B的输入端相连;
十六个三号延时单元串联在一起,串联后的输入端连接二号延时单元B的输出端;串联后的输出端为该用于流水线型时间数字转换器的时间存储器电路的输出端。
2.根据权利要求1所述的一种用于流水线型时间数字转换器的时间存储器电路,其特征在于,所述脉冲发生器(1)包括第一触发器(101)、第二触发器(102)和一号反相器(103);
输入信号Start作为第一触发器(101)的时钟端输入信号,第一触发器(101)的D输入端接高电平;
经过延时后的输入信号Stop作为第二触发器(102)的时钟端输入信号,第二触发器(102)的D输入端接高电平;
第一触发器(101)的复位端Rst与第二触发器(102)的复位端Rst相连;
第一触发器(101)的复位端Rstn与第二触发器(102)的复位端Rstn相连;
第一触发器(101)的复位端RstA与第二触发器(102)的复位端RstA相连;
第一触发器(101)的复位端RstB与第二触发器(102)的复位端RstB相连;
输入信号Initial同时与一号反相器(103)的输入端、第一触发器(101)的复位端Rst和第二触发器(102)的复位端Rst相连;
一号反相器(103)的输出端同时与第一触发器(101)的复位端Rstn和第二触发器(102)的复位端Rstn相连;
第二触发器(102)的输出端同时与第一触发器(101)的复位端RstB和第二触发器(102)的复位端RstB相连;
第一触发器(101)的输出端同时与第一触发器(101)的复位端RstA和第二触发器(102)的复位端RstA相连,并且将第一触发器(101)的输出端作为脉冲发生器(1)的输出端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨工业大学,未经哈尔滨工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710374780.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:高次曲面空间位置自动定中系统和方法
- 下一篇:一种原油脱钙装置和脱钙方法