[发明专利]一种优化PCIE连接器区域信号质量的设计方法有效
申请号: | 201710399554.7 | 申请日: | 2017-05-31 |
公开(公告)号: | CN107072056B | 公开(公告)日: | 2019-09-27 |
发明(设计)人: | 孙龙;张长林 | 申请(专利权)人: | 郑州云海信息技术有限公司 |
主分类号: | H05K3/00 | 分类号: | H05K3/00 |
代理公司: | 济南诚智商标专利事务所有限公司 37105 | 代理人: | 王汝银 |
地址: | 450018 河南省郑州市*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 优化 pcie 连接器 区域 信号 质量 设计 方法 | ||
1.一种优化PCIE连接器区域信号质量的设计方法,其特征在于,包括以下步骤:
S1、根据走线层数要求和板厚要求设计叠层;
S2、根据叠层及设计阻抗计算具体信号走线的线宽线距;
S3、提取参考层补偿前pin和差分线模型;
S4、根据走线情况进行参考层补偿,在高速线穿pin处走线走在两个pin中间位置,因挖洞造成参考层缺失的位置进行参考层补偿;
S5、提取参考层补偿后pin和差分线模型;
S6、使用HSPICE进行仿真,比对参考层补偿前后阻抗差异,选择最优的补偿大小作为最后设计。
2.如权利要求1所述的一种优化PCIE连接器区域信号质量的设计方法,其特征在于,步骤S2中,根据叠层及设计阻抗计算具体信号走线的线宽线距具体步骤为根据参考层厚度、参考层介质dk值、spec阻抗值计算对应阻抗的线宽和线距。
3.如权利要求1所述的一种优化PCIE连接器区域信号质量的设计方法,其特征在于,步骤S3中,利用viawizard提取参考层补偿前pin的模型,利用IMLC提取参考层补偿前的差分线模型。
4.如权利要求1所述的一种优化PCIE连接器区域信号质量的设计方法,其特征在于,步骤S5中,利用viawizard提取参考层补偿后pin的模型,利用IMLC提取参考层补偿后的差分线模型。
5.如权利要求1所述的一种优化PCIE连接器区域信号质量的设计方法,其特征在于,步骤S6中,最优的补偿具体为参考层补偿方案使得连接器处阻抗具有连续性,也就是整路径要保持阻抗一致。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑州云海信息技术有限公司,未经郑州云海信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710399554.7/1.html,转载请声明来源钻瓜专利网。