[发明专利]现有边沿式高阻型数字鉴相器输出端优化设计案有效
申请号: | 201710401843.6 | 申请日: | 2017-06-01 |
公开(公告)号: | CN108988848B | 公开(公告)日: | 2022-08-23 |
发明(设计)人: | 张伟林 | 申请(专利权)人: | 张伟林 |
主分类号: | H03L7/085 | 分类号: | H03L7/085 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 200125 上海市浦*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 现有 边沿 式高阻型 数字 鉴相器 输出 优化 设计 | ||
本发明案中的鉴相器内部电路如图3所示,工作原理为:a.初态(复位后)初态时WrWc=00时,QrQc=01,PDo=高阻态。b.处在初态下的一个输入信号上升边沿到达WrWc=↑0时,QrQc=11,PDo=“1”态;WrWc=0↑时,QrQc=00,PDo=“0”态。c.处在非初态下的一个输入信号上升边沿到达WrWc=‑↑/↑‑时,QrQc=10,PDo=高阻态。d.处在任意态下输入信号的上升边沿同时到达WrWc=↑↑时,QrQc=10,PDo=高阻态。
技术领域
本发明涉及到一种边沿式高阻型数字鉴相器(以下简称为边沿式鉴相器)输出端的优化设计方法,本发明所涉及的电路形式不仅适合于通用型数字IC芯片组建数字鉴相器,更适合应用于集成化电路设计的边沿式鉴相器电路中。
背景技术
现有边沿式鉴相器仅有一种形式,其中之一型号为为图1所示IC的74HC4046鉴相器,分析其输入输出信号间关系可以归纳出工作定义为如下:
a. 初态
每一次复位后鉴相器都回归到初态这一常态,标志为WrWc=--(QrQc=11),鉴相器输出PDo=高阻态。其中-为任意码,以下同。
b. D触发器的工作特征
输入信号Wr与Wc有着各自独立的上升边沿触发式D触发器,处在初态即触发器输出Q=“0”码时的D触发器一旦有上升边沿触发信号,输出Q=“1”码。这种输出状态保持到复位条件形成为止,一旦复位后输出回归到Q=“0”码;即Q=“1”是过渡态不是常态。
c.输出Q=“1”码时的最短时间至少有形成复位信号输出所需最短时间即图1中与非门的一个周期的工作时间,与D触发器复位时所需一个工作周期的时间之和。
d.鉴相器输出状态取决于二个D触发器输出的QrQc码值。定义初态QrQc=11(WrWc=--)时PDo=高阻态;有相位检出即边沿有效触发时如果QrQc=01(WrWc=↑-)则PDo=“H”态,如果QrQc=10(WrWc=-↑)则PDo=“L”态;相位检出结束的标志是QrQc=00这一过度状态,规定为PDo=高阻态。
或者,现有边沿式鉴相器的状态迁移图可以归纳为图2所示:无论Wc还是Wr都是单边方向有效,在任意“态”下只要同步信号到达,都回归到高阻态。
发明内容
本发明内容包含了对现有边沿式鉴相器的输出控制端作出如下改动设计:
a.Qr信号从取自D触发器反相端输出
b.Qr侧输出控制端器件从3个集约为一个的与非门IC1;
c.Qc侧输出控制端器件从2个集约为一个的或非门IC2。
结果并不改动图2所示的状态迁移图形式,实现了与原有边沿式鉴相器所有功能的一致性。
现有边沿式鉴相器在工作时序中存在着的问题
现有边沿式鉴相器在工作至少存在如下问题:
鉴相器中采用了从输入到输出二个独立的信号处理变换通道,图2所示的同步信号处理结果仅仅只是理想化的形式。由于器件的频率特性、冗余器件数的增加、二个场效应管开关各侧的器件数不对等性及延迟时间的差异性,同步输出形态在一定的时间宽度内具有不确定性,包括呈现出并不符合定义所规定的输入输出信号间关系,甚至有可能出现Vcc与GND经由二个场效应管开关都导通时的现象。
附图说明
图1是摘录自该芯片厂商的数据手册,型号为74HC4046的边沿式鉴相器内部电路结构图。
图2为74HC4046的边沿式高阻型数字鉴相器的简化状态迁移图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于张伟林,未经张伟林许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710401843.6/2.html,转载请声明来源钻瓜专利网。