[发明专利]一种处理器有效
申请号: | 201710448018.1 | 申请日: | 2017-06-14 |
公开(公告)号: | CN107340994B | 公开(公告)日: | 2020-11-17 |
发明(设计)人: | 刘大力;曹春春 | 申请(专利权)人: | 北京多思安全芯片科技有限公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30 |
代理公司: | 北京市隆安律师事务所 11323 | 代理人: | 权鲜枝;何立春 |
地址: | 100195 北京市海淀区*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 处理器 | ||
本发明公开了一种处理器包括:指令队列存储区、配置信息存储区、译码控制单元、显式译码器和隐式译码器;指令队列存储区存储待译码的指令队列;配置信息存储区存储译码约束信息;译码控制单元在每个译码周期开始时,从指令队列存储区中读取多条指令作为当前译码周期的显式指令,并控制显式译码器根据配置信息存储区中的译码约束信息对显式指令进行译码;在当前译码周期结束时将显式指令中被显式译码器译码剩余的指令作为下一个译码周期的隐式指令,在下一个译码周期控制隐式译码器对隐式指令进行译码。本发明实施例通过逻辑电路器件实现了多指令译码,形成了可连续执行的译码控制流,优化了译码设计,提高了指令译码和执行的效率。
技术领域
本发明涉及计算机技术领域,特别涉及一种处理器。
背景技术
由于信息技术的快速发展,信息安全的重要性与日俱增。要保证信息的安全,必须确保处理器的安全性。安全处理器是信息安全领域的关键技术。
目前的安全处理器,主要是通过运行加密算法软件来实现处理器的安全处理。但是这种加密算法被破解的几率较大,且加密算法的实现大大降低了处理器的整体性能,随着实际当中对数据处理速率的要求越来越高,简单的用加密算法软件来保证处理的安全已无法满足实际需求。
发明内容
有鉴于此,本发明提供了一种处理器,以全部或部分地解决上述问题。
本发明提供的一种处理器包括:指令队列存储区、配置信息存储区、译码控制单元、显式译码器和隐式译码器;
指令队列存储区用于存储待译码的指令队列;
配置信息存储区用于存储译码约束信息;
译码控制单元用于在每个译码周期开始时,从指令队列存储区中读取多条指令作为当前译码周期的显式指令,并控制显式译码器根据配置信息存储区中的译码约束信息对显式指令进行译码;
在当前译码周期结束时将显式指令中被显式译码器译码剩余的指令作为下一个译码周期的隐式指令,在下一个译码周期控制隐式译码器对隐式指令进行译码;
显式译码器用于对显式指令进行译码;
隐式译码器用于对隐式指令进行译码。
可选地,译码控制单元还用于根据当前译码周期的显式指令与隐式指令之间关联关系;
控制显式译码器和隐式译码器以串行或并行的方式对当前译码周期的显式指令和隐式指令进行译码。
可选地,处理器还包括:备份译码器;
译码控制单元还用于在当前译码周期结束时将当前译码周期的隐式指令中被隐式译码器译码剩余的指令作为下一个译码周期的备份指令,在下一个译码周期控制备份译码器对备份指令进行译码;
备份译码器用于对备份指令进行译码。
可选地,译码控制单元还用于根据当前译码周期的显式指令、隐式指令和备份指令之间的关联关系,控制显式译码器、隐式译码器和备份译码器以串行和/或并行的方式对当前译码周期的显式指令、隐式指令和备份指令进行译码。
可选地,译码控制单元还用于将当前译码周期中的隐式指令所携带的指令作为备份指令。
可选地,译码控制单元还用于控制备份译码器在显式译码器和隐式译码器的译码间隙以插空的方式对备份指令进行译码。
可选地,处理器还包括:显式指令寄存器和隐式指令寄存器;
译码控制单元用于将显式指令存储至显式指令寄存器,将隐式指令存储至隐式指令寄存器;在当前译码周期结束时将显式指令寄存器中剩余的指令转移至隐式指令寄存器中;
显式译码器用于对显式指令寄存器中的显式指令进行译码;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京多思安全芯片科技有限公司,未经北京多思安全芯片科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710448018.1/2.html,转载请声明来源钻瓜专利网。