[发明专利]一种并联系统均衡控制偏差量获取电路有效

专利信息
申请号: 201710450757.4 申请日: 2017-06-15
公开(公告)号: CN107104580B 公开(公告)日: 2023-05-02
发明(设计)人: 彭志辉;李凯;周晨;潘晓铭;刘文文 申请(专利权)人: 温州大学
主分类号: H02M1/00 分类号: H02M1/00
代理公司: 温州金瓯专利事务所(普通合伙) 33237 代理人: 陈晖
地址: 325000 浙江省温州市瓯海*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 并联 系统 均衡 控制 偏差 获取 电路
【权利要求书】:

1.一种并联系统均衡控制偏差量获取电路,其特征在于:其包括:

PWM调制模块,将控制模块输出信号yi(t)调制为周期为T,导通时间为的PWM信号

同步模块,与所述PWM调制模块的触发端连接,并输出同步信号Syn;

异或门,两个输入端,一个输入端直接与PWM调制模块连接,另一个输入端获取导通时间为的PWM信号PWMmax,且在两个输入端之间并联二极管D,所述异或门输出周期为T,导通时间为的PWM信号到控制模块,

依据公式计算出并联系统第i个模块均衡控制的偏差量,其中k为系数。

2.根据权利要求1所述的一种并联系统均衡控制偏差量获取电路,其特征在于,所述同步模块的信号源是由外部同步时钟提供或通过控制模块内部集成的同步触发单元产生。

3.根据权利要求1或2所述的一种并联系统均衡控制偏差量获取电路,其特征在于,所述控制模块包括控制单元、从控制模块的输出端获取输出信号yi(t)的采样电路、接收采样电路采集的输出信号yi(t)并转换为PWM的PWM模块、用于捕获异或门输出的PWM信号的捕获模块以及输出驱动模块。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于温州大学,未经温州大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201710450757.4/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top