[发明专利]阵列基板、显示面板及显示装置有效
申请号: | 201710471819.X | 申请日: | 2017-06-20 |
公开(公告)号: | CN107153293B | 公开(公告)日: | 2020-10-13 |
发明(设计)人: | 陈猷仁 | 申请(专利权)人: | 惠科股份有限公司;重庆惠科金渝光电科技有限公司 |
主分类号: | G02F1/1335 | 分类号: | G02F1/1335;G02F1/1362 |
代理公司: | 广州华进联合专利商标代理有限公司 44224 | 代理人: | 吴平 |
地址: | 518000 广东省深圳市宝安区石岩街道水田村民*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 阵列 显示 面板 显示装置 | ||
1.一种阵列基板,其特征在于,包括:
衬底,所述衬底上设置有若干像素区域;
每一所述像素区域内包括多个像素单元;
每一所述像素单元包括红像素子单元、绿像素子单元及蓝像素子单元,所述蓝像素子单元上设置有蓝色光阻膜层;
其中,每一所述像素区域中相邻的两个蓝像素子单元具有不同厚度的蓝色光阻膜层;
多个呈阵列排布的像素单元;
每一所述像素区域中像素单元的行数与列数相同;
并且,第i行第j列的蓝色光阻膜层的厚度与第j行第i列的蓝色光阻膜层的厚度相同;
其中,i与j均小于或等于所述行数。
2.如权利要求1所述的阵列基板,其特征在于,每一所述像素区域包括九个像素单元,所述九个像素单元呈三行及三列分布。
3.如权利要求1所述的阵列基板,其特征在于:通过时序控制电路对各像素子单元的初始驱动电压信号进行处理。
4.如权利要求3所述的阵列基板,其特征在于,每一所述像素区域内包括:
四个像素单元,所述四个像素单元呈两行及两列分布;
其中,互为对角的两个像素单元中的蓝像素子单元具有相同厚度的蓝色光阻膜层。
5.如权利要求1所述的阵列基板,其特征在于:
在每一所述像素单元内,所述绿像素子单元位于所述红像素子单元和所述蓝像素子单元的中间。
6.一种显示面板,其特征在于,包括:
第一基板,所述第一基板为如权利要求1至5中任一项所述的阵列基板;
以及,第二基板;
其中,所述第一基板和所述第二基板相对设置。
7.一种显示装置,其特征在于,包括:
数据接收芯片;
显示面板,所述显示面板包括如权利要求1至5中任一项所述的阵列基板;
以及,驱动板,所述驱动板包括时序控制电路;
其中,所述数据接收芯片与所述显示面板连接;
所述时序控制电路与所述数据接收芯片连接,所述时序控制电路用于:
对各像素子单元的初始驱动电压信号进行处理,使处理后同一像素区域内同一行/列的多个蓝像素子单元的驱动电压相同;
以及,向所述数据接收芯片发送处理后的驱动电压信号。
8.如权利要求7所述的显示装置,其特征在于,所述时序控制电路用于:
对各像素子单元的初始驱动电压信号进行处理,使处理后同一像素区域内同一行/列的多个蓝像素子单元的驱动电压等于该像素区域的该行/列内各蓝像素子单元的初始驱动电压均值;
以及,向所述数据接收芯片发送处理后的驱动电压信号。
9.如权利要求8所述的显示装置,其特征在于,所述时序控制电路还用于:
在对各像素子单元的初始驱动电压信号进行处理后,在下一帧的显示时间向所述数据接收芯片发送处理后的驱动电压信号。
10.如权利要求9所述的显示装置,其特征在于,所述时序控制电路包括:
信号处理单元,用于对各像素子单元的初始驱动电压信号进行处理,使处理后同一像素区域内同一行/列的各蓝像素子单元的驱动电压相同;
存储单元,用于接收并存储处理后的驱动电压信号,并在下一帧的显示时间输出所述处理后的驱动电压信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于惠科股份有限公司;重庆惠科金渝光电科技有限公司,未经惠科股份有限公司;重庆惠科金渝光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710471819.X/1.html,转载请声明来源钻瓜专利网。