[发明专利]管理多个地址相同的双线串行接口光模块的系统在审
申请号: | 201710494481.X | 申请日: | 2017-06-26 |
公开(公告)号: | CN107220154A | 公开(公告)日: | 2017-09-29 |
发明(设计)人: | 徐茂华 | 申请(专利权)人: | 太仓市同维电子有限公司 |
主分类号: | G06F11/26 | 分类号: | G06F11/26;G06F13/42 |
代理公司: | 北京天奇智新知识产权代理有限公司11340 | 代理人: | 陈新胜 |
地址: | 215400 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 管理 地址 相同 双线 串行 接口 模块 系统 | ||
1.一种管理多个地址相同的双线串行接口光模块的系统,其特征在于:包括CPU和FPGA/CPLD模块,所述FPGA/CPLD模块通过双线串行接口连接至两个以上的光模块,所述FPGA/CPLD模块和CPU信号连接。
2.根据权利要求1所述的一种管理多个地址相同的双线串行接口光模块的系统,其特征在于其管理方法如下:
CPU向FPGA/CPLD模块下发确定光模块地址的命令;
FPGA/CPLD模块对CPU下发的命令进行解析后,收集与其连接光模块地址;
CPU向FPGA/CPLD模块下发读写命令;
FPGA/CPLD模块对CPU下发的读写命令进行解析,得出其需要控制的具体光模块信息;
FPGA/CPLD模块根据读写命令和需要接收读写命令的光模块配对,对读写命令进行编码,然后发送至相应的光模块;
相应光模块根据发送过来的读写命令,执行相应的读和写,并把执行动作的反馈信息给FPGA/CPLD模块;
FPGA/CPLD模块对反馈信息进行解析和编码后发送至CPU,CPU进行相应的管理处理。
3.根据权利要求2所述的管理多个地址相同的双线串行接口光模块的系统,其特征在于:
所述FPGA/CPLD模块在进行信息传输的过程中,对光模块地址及信息进行储存。
4.根据权利要求2所述的管理多个地址相同的双线串行接口光模块的系统,其特征在于:
所述FPGA/CPLD模块对CPU下发的读写命令进行的解析动作,以及对光模块的反馈信息进行的编码动作,均是将读写命令和反馈信息转换成FPGA/CPLD模块和CPU相互之间的兼容的格式。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于太仓市同维电子有限公司,未经太仓市同维电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710494481.X/1.html,转载请声明来源钻瓜专利网。