[发明专利]半导体器件及其制造方法及包括该器件的电子设备有效
申请号: | 201710530298.0 | 申请日: | 2017-06-30 |
公开(公告)号: | CN107887442B | 公开(公告)日: | 2021-04-13 |
发明(设计)人: | 朱慧珑 | 申请(专利权)人: | 中国科学院微电子研究所 |
主分类号: | H01L29/78 | 分类号: | H01L29/78;H01L29/36;H01L29/10;H01L21/336 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 倪斌 |
地址: | 100029 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体器件 及其 制造 方法 包括 器件 电子设备 | ||
公开了一种半导体器件及其制造方法及包括该器件的电子设备。根据实施例,半导体器件可以包括:衬底;依次叠置在衬底上的第一源/漏层、沟道层和第二源/漏层,其中,第二源/漏层包括带应力的第一半导体材料;以及绕沟道层的外周形成的栅堆叠。
技术领域
本公开涉及半导体领域,具体地,涉及竖直型半导体器件及其制造方法以及包括这种半导体器件的电子设备。
背景技术
在水平型器件如金属氧化物半导体场效应晶体管(MOSFET)中,源极、栅极和漏极沿大致平行于衬底表面的方向布置。由于这种布置,水平型器件不易进一步缩小。与此不同,在竖直型器件中,源极、栅极和漏极沿大致垂直于衬底表面的方向布置。因此,相对于水平型器件,竖直型器件更容易缩小。
发明内容
有鉴于此,本公开的目的至少部分地在于提供一种能够提供改进特性的竖直型半导体器件及其制造方法以及包括这种半导体器件的电子设备。
根据本公开的一个方面,提供了一种半导体器件,包括:衬底;依次叠置在衬底上的第一源/漏层、沟道层和第二源/漏层,其中,第二源/漏层包括带应力的第一半导体材料;以及绕沟道层的外周形成的栅堆叠。
根据本公开的另一方面,提供了一种制造半导体器件的方法,包括:在衬底上设置第一源/漏层、沟道层和第二源/漏层的叠层;在第一源/漏层、沟道层和第二源/漏层中限定该半导体器件的有源区;绕沟道层的外周形成栅堆叠;以及在第二源/漏层中引入带应力半导体层。
根据本公开的另一方面,提供了一种电子设备,包括由上述半导体器件形成的集成电路。
根据本公开的实施例,第二源/漏层中可以包括带应力材料,从而能够在沟道中产生应力,以进一步改善器件性能。
另外,栅堆叠绕沟道层的外周形成且沟道形成于沟道层中,从而栅长由沟道层的厚度确定。沟道层例如可以通过外延生长来形成,从而其厚度可以很好地控制。因此,可以很好地控制栅长。沟道层的外周相对于第一、第二源/漏层的外周可以向内凹入,从而栅堆叠可以嵌入该凹入中,减少或甚至避免与源/漏区的交迭,有助于降低栅与源/漏之间的寄生电容。另外,沟道层可以是单晶半导体材料,可以具有高载流子迁移率和低泄漏电流,从而改善了器件性能。
附图说明
通过以下参照附图对本公开实施例的描述,本公开的上述以及其他目的、特征和优点将更为清楚,在附图中:
图1至20示出了根据本公开实施例的制造半导体器件的流程的示意图;
图21和22示出了根据本公开另一实施例的制造半导体器件的流程中部分阶段的示意图;
图23至31示出了根据本公开另一实施例的制造半导体器件的流程中部分阶段的示意图;
图32示出了根据本公开另一实施例的半导体器件的截面图。
贯穿附图,相同或相似的附图标记表示相同或相似的部件。
具体实施方式
以下,将参照附图来描述本公开的实施例。但是应该理解,这些描述只是示例性的,而并非要限制本公开的范围。此外,在以下说明中,省略了对公知结构和技术的描述,以避免不必要地混淆本公开的概念。
在附图中示出了根据本公开实施例的各种结构示意图。这些图并非是按比例绘制的,其中为了清楚表达的目的,放大了某些细节,并且可能省略了某些细节。图中所示出的各种区域、层的形状以及它们之间的相对大小、位置关系仅是示例性的,实际中可能由于制造公差或技术限制而有所偏差,并且本领域技术人员根据实际所需可以另外设计具有不同形状、大小、相对位置的区域/层。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710530298.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:半导体器件及其制造方法及包括该器件的电子设备
- 下一篇:一种影院用平面扶手
- 同类专利
- 专利分类