[发明专利]阵列基板在审
申请号: | 201710550209.9 | 申请日: | 2017-07-07 |
公开(公告)号: | CN107092146A | 公开(公告)日: | 2017-08-25 |
发明(设计)人: | 彭世尧;李忠隆;李锦旻;王柏凱;陈博斌 | 申请(专利权)人: | 友达光电股份有限公司 |
主分类号: | G02F1/1362 | 分类号: | G02F1/1362 |
代理公司: | 北京律诚同业知识产权代理有限公司11006 | 代理人: | 梁挥,许志影 |
地址: | 中国台湾新竹科*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 阵列 | ||
技术领域
本发明是关于一种阵列基板,特别是一种可改善馈通效应(feed through effect)的阵列基板。
背景技术
随着光电与半导体技术的演进,带动了显示器的蓬勃发展。在诸多显示器中,尤以液晶显示面板因具有低功率消耗、薄型量轻、色彩饱和度高、寿命长等优点而被广泛地使用,进而成为现代显示器的主流之一。
习知,液晶显示面板可包含至少二基板(可分别称的为阵列基板与对向基板)。一般而言,阵列基板可包含多条扫描线与多个像素单元。此些像素单元可以阵列形式排列,且同一横排(即沿着扫描线的延伸方向)的多个像素单元可因耦接至同一条扫描线而受控于同一个扫描信号。
在理想状态下,同一条扫描线上的各点电压应相同,而使得位于同一横排的多个像素单元可同步作动。然而,在实际状态中,由于各扫描线实际上可视为由多个串联电阻所构成,并且加上耦合电容的影响,使得各扫描信号自扫描线的输入端传送至扫描线的末端时会受到电阻电容延迟效应(RC Delay)的影响,使得原为方波的扫描信号的波形上出现圆角化(rounded)(即,扫描信号的上升时间及/或下降时间变大),因而造成各像素单元的馈通电压(feed through voltage)随着各像素单元与扫描线的输入端的距离越远而越小,进而造成液晶显示面板于显示画面时其左右两侧(即各条扫描线的输入端与各扫描线的末端)会有画面闪烁的问题。
发明内容
在一实施例中,一种阵列基板包含基板、第一金属层、绝缘层、第二金属层以及接地线。基板包含主动区与扇出区。扇出区位于主动区的一侧。第一金属层设置于基板上。第一金属层包含多条扫描线与多条连接线。多条扫描线位于主动区。多条连接线位于扇出区且分别连接于扫描线。绝缘层设置于第一金属层上。第二金属层设置于绝缘层上。第二金属层包含多条数据线与虚设块。多条数据线与虚设块电性分离。多条数据线位于主动区且与多条扫描线交叉设置。虚设块位于扇出区且与多条连接线交叉配置。接地线耦接虚设块,且接地线将虚设块电性连接至参考电位。
综上所述,本发明实施例的阵列基板,其藉由虚设块与位于扇出区的连接线的交错设置来增加连接线的等效阻抗,使得自连接线输入的扫描信号的下降时间变大,以缩小扫描信号的下降时间在扫描线的输入端和末端之间的差异,并使得各像素单元的馈通电压的差异缩小,进而可改善其于显示时因馈通效应(feed through effect)所造成的画面闪烁等问题。
以下在实施方式中详细叙述本发明的详细特征及优点,其内容足以使任何熟习相关技艺者了解本发明的技术内容并据以实施,且根据本说明书所揭露的内容、申请专利范围及图式,任何熟习相关技艺者可轻易地理解本发明相关的目的及优点。
附图说明
图1为阵列基板的一实施例的概要示意图。
图2为图1中在扇出区沿第二方向剖面的侧视结构示意图。
图3为图1沿扫描线Gr剖面的侧视结构示意图。
图4为阵列基板的另一实施例的概要示意图。
其中,附图标记:
100 阵列基板110基板
120 第一金属层130第二金属层
131 虚设块140绝缘层
150 接地线160栅极驱动电路
170 保护层A1 主动区
A2扇出区A21中央区
A22、A23 外侧区C1-CM耦合电容
D1-DY数据线G1-GX扫描线
L1-LM连接线S1-SN扫描信号
V1第一方向V2 第二方向
Vref参考电位W1 延伸宽度
具体实施方式
以下结合附图和具体实施例对本发明进行详细描述,但不作为对本发明的限定。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于友达光电股份有限公司,未经友达光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710550209.9/2.html,转载请声明来源钻瓜专利网。