[发明专利]一种电力线宽带载波半并行发射机及其实现方法有效

专利信息
申请号: 201710583616.X 申请日: 2017-07-17
公开(公告)号: CN107454030B 公开(公告)日: 2020-03-17
发明(设计)人: 李林;陈雷刚;田星星;焦来宾 申请(专利权)人: 科大智能电气技术有限公司
主分类号: H04L27/26 分类号: H04L27/26;H04B3/54
代理公司: 合肥天明专利事务所(普通合伙) 34115 代理人: 奚华保
地址: 230088 安徽*** 国省代码: 安徽;34
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 电力线 宽带 载波 并行 发射机 及其 实现 方法
【权利要求书】:

1.一种电力线宽带载波半并行发射机,其特征在于:包括:

离散余弦变换DCT模块,是对实信号进行变换,变换后在频域中得到的也是一个实信号;

矩阵模块,使离散余弦变换DCT模块的M个输出与两个矩阵相乘,可得到相互正交的2M个输出信号,用于降低信号的峰均功率比;

多相滤波器,利用多个低阶FIR滤波器来代替一个高阶FIR滤波器,用于降低计算量和抑制邻道干扰;

所述离散余弦变换DCT模块的输入端接r个原始信号数据点,所述离散余弦变换DCT模块的输出端输出M路子信号pm(k)至矩阵模块的输入端,矩阵模块的输出端分别输出M路信号qm(k)、M路信号qm+M(k)至多相滤波器的输入端,所述多相滤波器的输出端作为发射机的输出端,所述多相滤波器的输出端输出用于在电力线上传输的信号即信号e(k);

所述矩阵模块由第一简单双口RAM、第二简单双口RAM、第三简单双口RAM、地址发生器、第二多路复用器、减法器和第一加法器组成,所述第一简单双口RAM的第一输入端、第二简单双口RAM的第一输入端、减法器的第一输入端和第一加法器的第一输入端均接M路子信号pm(k),地址发生器的输出端分别与第一简单双口RAM的第二输入端、第二简单双口RAM的第二输入端、第三简单双口RAM的第一输入端相连,第一简单双口RAM、第二简单双口RAM的输出端均与第二多路复用器的输入端相连,第二多路复用器的输出端分别与减法器的第二输入端、第一加法器的第二输入端相连,减法器的输出端输出M路信号qm(k)至多相滤波器,第一加法器的输出端与第三简单双口RAM的第二输入端相连,第三简单双口RAM的输出端输出M路信号qm+M(k)至多相滤波器;

所述多相滤波器由第一单口RAM、第二单口RAM、第三单口RAM、第四单口RAM、第一乘法累加器MAC、第二乘法累加器MAC、第三乘法累加器MAC、第四乘法累加器MAC、第二加法器、第二乘法器和1/模块组成,所述M路信号qm(k)连接第一单口RAM和第一乘法累加器MAC的输入端,M路信号qm+M(k)连接第三单口RAM和第四乘法累加器MAC的输入端,第一单口RAM的输出端连接第二单口RAM的输入端,第三单口RAM的输出端连接第四单口RAM的输入端,第二单口RAM和第一乘法累加器MAC的输出端连接第二乘法累加器MAC的输入端,第四单口RAM和第四乘法累加器MAC的输出端连接第三乘法累加器MAC模块的输入端,第二乘法累加器MAC和第三乘法累加器MAC的输出端连接第二加法器的输入端,第二加法器与1/模块的输出端连接第二乘法器的输入端,第二乘法器输出信号e(k)。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于科大智能电气技术有限公司,未经科大智能电气技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201710583616.X/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top