[发明专利]具有基于斜坡的时钟同步的可堆叠电路有效
申请号: | 201710621937.4 | 申请日: | 2017-07-27 |
公开(公告)号: | CN107681889B | 公开(公告)日: | 2021-01-01 |
发明(设计)人: | 赵明越;J·范;M·芒罗 | 申请(专利权)人: | 德克萨斯仪器股份有限公司 |
主分类号: | H02M3/158 | 分类号: | H02M3/158;H03K7/08 |
代理公司: | 北京纪凯知识产权代理有限公司 11245 | 代理人: | 赵志刚;赵蓉民 |
地址: | 美国德*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 基于 斜坡 时钟 同步 堆叠 电路 | ||
1.一种相位生成电路,其包含:
斜坡生成电路,其经布置以同步于同步时钟信号生成斜坡信号;
相位选择电路,其经布置以响应于相位选择信号生成参考信号;
比较器,其具有第一输入端子和第二输入端子,所述第一输入端子被配置为接收所述斜坡信号,所述第二输入端子被配置为接收所述参考信号,所述比较器在输出端子处产生相位时钟信号;以及
相位误差校正电路,其耦合到所述相位选择电路,所述相位误差校正电路经布置以基于所述同步时钟信号和所述相位时钟信号之间的时间误差产生误差信号。
2.根据权利要求1所述的电路,其中所述相位误差校正电路被配置为基于所述同步时钟信号、所述相位选择信号和所述相位时钟信号产生所述误差信号,并且利用所述误差信号调整所述参考信号以校正所述同步时钟信号和所述相位时钟信号之间的所述时间误差。
3.根据权利要求1所述的电路,其包含:
采样和保持电路,其经布置以采样所述斜坡信号;以及
缓冲器电路,其经耦合以接收所采样的斜坡信号和所述误差信号,所述缓冲器电路具有耦合到所述相位误差校正电路的输出端子。
4.根据权利要求1所述的电路,其中所述相位选择电路包含分压器电路。
5.根据权利要求1所述的电路,其中所述相位选择信号激活电源电路。
6.根据权利要求1或3所述的电路,其中所述相位选择信号激活开关装置以施加电流至负载。
7.根据权利要求6所述的电路,其包含:感测放大器,其经布置以监测所述负载处的电压。
8.一种多相位电源电路,其包含:
主电源电路,其经布置以响应于同步时钟信号,在第一相位期间产生负载电流;以及
至少一个从电源电路,其经布置以在至少另一个相位期间产生负载电流,所述至少一个从电源电路包含:
斜坡生成电路,其经布置以同步于所述同步时钟信号生成斜坡信号;
相位选择电路,其经布置以响应于相位选择信号而生成参考信号;
比较器,其具有第一输入端子和第二输入端子,所述第一输入端子被配置为接收所述斜坡信号,所述第二输入端子被配置为接收所述参考信号,所述比较器在输出端子处产生相位时钟信号;以及
相位误差校正电路,其耦合到所述相位选择电路,所述相位误差校正电路经布置以基于所述同步时钟信号和所述相位时钟信号之间的时间误差产生误差信号。
9.根据权利要求8所述的电路,其中所述相位误差校正电路被配置为基于所述同步时钟信号、所述相位选择信号和所述相位时钟信号产生所述误差信号,并且利用所述误差信号调整所述参考信号以校正所述误差信号,从而校正所述同步时钟信号和所述相位时钟信号之间的时间误差。
10.根据权利要求8所述的电路,其中所述从电源电路包含:
采样和保持电路,其经布置以采样所述斜坡信号;以及
缓冲器电路,其经耦合以接收所采样的斜坡信号和所述误差信号,所述缓冲器电路具有耦合到所述相位误差校正电路的输出端子。
11.根据权利要求8所述的电路,其中所述至少另一个相位基于所述相位时钟信号。
12.根据权利要求8所述的电路,其中所述相位选择电路包含分压器电路。
13.根据权利要求8所述的电路,其中所述至少一个从电源电路包含:
第一从电源电路,其在所述主电源电路被激活之后的所述同步时钟信号的三分之一周期时间处被激活;以及
第二从电源电路,其在所述主电源电路被激活之后的所述同步时钟信号的三分之二周期时间处被激活。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德克萨斯仪器股份有限公司,未经德克萨斯仪器股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710621937.4/1.html,转载请声明来源钻瓜专利网。