[发明专利]一种多媒体编解码处理器在审
申请号: | 201710622110.5 | 申请日: | 2017-07-27 |
公开(公告)号: | CN107241603A | 公开(公告)日: | 2017-10-10 |
发明(设计)人: | 许文远 | 申请(专利权)人: | 许文远 |
主分类号: | H04N19/42 | 分类号: | H04N19/42 |
代理公司: | 北京远智汇知识产权代理有限公司11659 | 代理人: | 徐鹏飞 |
地址: | 214000 江苏省无*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 多媒体 解码 处理器 | ||
1.一种多媒体编解码处理器,其特征在于,包括可重构处理器、精简指令集计算机、数据接口;所述可重构处理器包括配置接口、配置总线、若干可重构的控制单元以及与可重构的控制单元配合的若干运算器、路由单元、数据总线、输入数据接口、输出数据接口;所述数据接口包括帧缓冲器和直接内存存取器。
2.根据权利要求1所述的多媒体编解码处理器,其特征在于,所述可重构的控制单元用于粗粒度的运算操作,可完成算术逻辑运算;所述路由单元用于支撑可重构处理器中运算器间的数据通信,采用临近直连和分段式总线的方式完成计算单元间数据传递;所述可重构的控制单元用于向可重构处理器中的运算器和路由单元发送配置信息流,配置运算操作和数据交互;所述配置接口用于加载可重构的控制单元所需的配置信息流及计算单元阵列与片外存储收发数据的数据接口。
3.根据权利要求1所述的多媒体编解码处理器,其特征在于,所述数据接口为三级深度的数据缓冲器,所述数据缓冲器位宽为512字节,同时向可重构处理器的计算单元阵列输送数据,通过数据总线发送至运算器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于许文远,未经许文远许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710622110.5/1.html,转载请声明来源钻瓜专利网。