[发明专利]全数字锁相回路中的相位-数字转换器有效

专利信息
申请号: 201710650570.9 申请日: 2009-04-14
公开(公告)号: CN107863960B 公开(公告)日: 2021-10-01
发明(设计)人: 张刚;阿比舍克·贾如;韩怡平 申请(专利权)人: 高通股份有限公司
主分类号: H03L7/085 分类号: H03L7/085;H03L7/089;H03L7/197
代理公司: 上海专利商标事务所有限公司 31100 代理人: 陈炜
地址: 美国加利*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 数字 回路 中的 相位 转换器
【权利要求书】:

1.一种相位-数字转换器,其包含:

路径选择多路复用器,其经配置以在第一输入处接收参考时钟信号并在第二输入处接收振荡器信号,且进一步经配置以基于第一信号输出所述参考时钟信号及所述振荡器信号中的一者的较早到达边沿;

第一脉冲产生器,其具有耦合到所述路径选择多路复用器的输出的触发输入;

回路控制电路,所述回路控制电路经配置以在第一输入处接收脉冲产生器输出并在第二输入处接收经延迟脉冲信号,且进一步经配置以基于第二信号输出所述脉冲产生器输出或所述经延迟脉冲信号中的一者;

延迟线,其耦合到所述第一脉冲产生器的输出且经配置以基于第三信号的接收指示分数脉冲转变,其中所述第三信号是基于所述参考时钟信号及所述振荡器信号中的一者的较晚到达边沿来确定的;以及

计数器,所述计数器经配置以对由所述延迟线所输出的脉冲的数目进行计数且进一步经配置以基于所述第三信号的接收而输出所述数目。

2.根据权利要求1所述的相位-数字转换器,其进一步包含:

逻辑或门,其经配置以在第一输入处接收所述参考时钟信号,经配置以在第二输入处接收所述振荡器信号,且进一步经配置以在所述第一输入和所述第二输入处产生信号的逻辑或;以及

D触发器,其具有经配置以接收所述参考时钟信号的非反相输入、经配置以接收所述振荡器信号的反相输入和耦合到所述逻辑或门的输出的时钟输入,其中所述第一信号包含所述D触发器的输出。

3.根据权利要求1所述的相位-数字转换器,其中所述延迟线包含分接式延迟线。

4.根据权利要求1所述的相位-数字转换器,其中所述相位-数字转换器的输出包含所述分数脉冲转变。

5.根据权利要求4所述的相位-数字转换器,其中所述分数脉冲转变由温度编码数字值指示。

6.根据权利要求1所述的相位-数字转换器,其中所述延迟线通过所述回路控制电路耦合到所述第一脉冲产生器的输出,且进一步经配置以输出所述经延迟脉冲信号。

7.根据权利要求6所述的相位-数字转换器,其中所述第一信号包括控制输入信号,所述第二信号包括回路控制信号,且所述第三信号包括转换终止信号。

8.根据权利要求1所述的相位-数字转换器,其中如果所述数目非零,那么所述相位-数字转换器的输出包含由所述延迟线所输出的脉冲的所述数目。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201710650570.9/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top