[发明专利]读取电路和读取方法有效
申请号: | 201710651087.2 | 申请日: | 2017-08-02 |
公开(公告)号: | CN107424644B | 公开(公告)日: | 2020-06-09 |
发明(设计)人: | 李文晓;陈杰生 | 申请(专利权)人: | 上海兆芯集成电路有限公司 |
主分类号: | G11C7/10 | 分类号: | G11C7/10;G11C11/419 |
代理公司: | 北京林达刘知识产权代理事务所(普通合伙) 11277 | 代理人: | 刘新宇 |
地址: | 201203 上海市浦东新区上*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 读取 电路 方法 | ||
本发明提供了一种读取电路和读取方法,该读取电路包括一灵敏放大器电路和一锁存器电路。一灵敏放大器电路耦接一第一位线和一第二位线,以连接一储存装置,且包括一第一反向器以及一第二反向器。第一位线耦接至上述第一反向器的一第一晶体管的一源极,且第二位线耦接至上述第二反向器的一第二晶体管的一源极。锁存器电路耦接上述灵敏放大器电路,且输出上述灵敏放大器电路产生的一输出信号。本发明可产生较低的功耗、达成较高的可靠度、且可达成较快的读取速度。
技术领域
本发明主要有关于一读取电路技术,特别是有关于通过一改良的灵敏放大器结合一单端输出锁存器的读取电路技术。
背景技术
在静态随机存取存储器(Static Random-Access Memory,SRAM)读取数据时,读取数据的速度是一重要的指标。决定读取数据的速度的关键则取决于读取电路的设计。
传统的读取电路通常通过一灵敏放大器结合一SR锁存器来实现。然而,这样的读取电路架构需要较大的功耗。此外,这样的读取电路架构需要较长的延迟时间,以提高灵敏放大器的可靠性,因而影响到读取的速度。
发明内容
有鉴于上述先前技术的问题,本发明提供了通过一改良的灵敏放大器结合一单端输出锁存器来实现的读取电路和方法。
本发明提供了一种读取电路。读取电路包括一灵敏放大器电路和一锁存器电路。一灵敏放大器电路耦接一第一位线和一第二位线,以连接一储存装置,且包括一第一反向器以及一第二反向器。上述第一位线耦接至上述第一反向器的一第一晶体管的一源极,且上述第二位线耦接至上述第二反向器的一第二晶体管的一源极。锁存器电路耦接上述灵敏放大器电路,且输出上述灵敏放大器电路产生的一输出信号。
根据本发明的一些实施例,读取电路还包括一匹配电路,且匹配电路根据上述锁存器电路被配置。
本发明还提供了一种读取方法。上述读取方法适用一读取电路。上述读取方法的步骤包括:通过上述读取电路从一第一位线和一第二位线读取一储存装置的数据,其中上述第一位线耦接至上述读取电路的一第一反向器的一第一晶体管的一源极,且上述第二位线耦接至上述读取电路的一第二反向器的一第二晶体管的一源极;通过上述读取电路的一灵敏放大器电路产生一输出信号;以及通过上述读取电路的一锁存器电路输出上述输出信号。
本发明可产生较低的功耗、达成较高的可靠度、且可达成较快的读取速度。
关于本发明其他附加的特征与优点,此领域的普通技术人员,在不脱离本发明的精神和范围内,当可根据本发明实施方法中所揭露的装置和方法,做些许的更动与润饰而得到。
附图说明
图1是显示根据本发明的一实施例所述的读取电路100的方块图。
图2是根据本发明一实施例所述的一字线信号、一预充电控制信号以及一放大启动信号的波形图。
图3是显示根据本发明一实施例所述的读取方法的流程图300。
其中,附图中符号的简单说明如下:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海兆芯集成电路有限公司,未经上海兆芯集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710651087.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种3D曲面玻璃的快速测量装置
- 下一篇:一种平洞洞向测量装置