[发明专利]基于FPGA的LiFi信号调制方法及调制器有效

专利信息
申请号: 201710684482.0 申请日: 2017-08-11
公开(公告)号: CN107404353B 公开(公告)日: 2021-09-03
发明(设计)人: 陈金鹰;秦辉;王佩;喻恒彦;赵知春;冯光男;王丽丽;李鑫;陈俊凤 申请(专利权)人: 成都理工大学
主分类号: H04B10/116 分类号: H04B10/116;H04B10/556
代理公司: 北京市领专知识产权代理有限公司 11590 代理人: 张玲
地址: 610051 *** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 基于 fpga lifi 信号 调制 方法 调制器
【权利要求书】:

1.一种基于FPGA的LiFi信号调制方法,其特征在于,包括步骤:

以频率f0 并行输入 8 位数据,每一位数据为二进制 1 或二进制 0;且该 8 位数据为一帧,在每帧数据的开始,增加一个起始标志位,用两个f1 周期表示, 在一帧数据结束后发送一个T0 时长的高电平表示一帧数据的结束;

0/1 判决单元在3T0/8处进行采样,判断输入的数据是二进制 1 还是二进制 0,如果是二进制 1, 则选通输出频率为f2 的第二载波,如果是二进制 0,则选通输出频率为f1的第一载波;

其中,频率为f1 的载波由时钟激励源fc经过N分频获得,频率为f2 的载波由时钟激励源fc经过 2N分频获得,频率f0 与频率f2 相等。

2.一种基于FPGA的LiFi信号调制器,其特征在于,包括:

输入缓存器,用于缓存以频率f0/10 并行输入 8 位数据,每一位数据为二进制 1 或二进制 0;

8 位计数器,计数频率为f0,用于控制并行输入的 8 位数据串行输出至 0/1

判决单元;且该 8 位数据为一帧,在每帧数据的开始,增加一个起始标志位, 用两个f1 周期表示,在一帧数据结束后发送一个T0 时长的高电平表示一帧数据的结束;

0/1 判决单元,用于在3T0/8处进行采样,判断输入的数据是二进制 1 还是二进制 0,如果是二进制 1,则选通输出频率为f2 的第二载波,如果是二进制 0,则选通输出频率为f1 的第一载波;

时钟激励源,用于产生频率为fc的振荡频率;

分频器,用于将频率为fc的振荡频率分别进行N分频、2N分频,得到频率为

f1 的第一载波、频率为f2 的第二载波。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都理工大学,未经成都理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201710684482.0/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top