[发明专利]一种FPGA实现残差网络中激活函数的方法有效
申请号: | 201710718554.9 | 申请日: | 2017-08-21 |
公开(公告)号: | CN107491809B | 公开(公告)日: | 2020-10-16 |
发明(设计)人: | 丁良奎 | 申请(专利权)人: | 苏州浪潮智能科技有限公司 |
主分类号: | G06N3/04 | 分类号: | G06N3/04;G06N3/063 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 罗满 |
地址: | 215100 江苏省苏州市吴*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 fpga 实现 网络 激活 函数 方法 | ||
1.一种FPGA实现残差网络中激活函数的方法,其特征在于,包括:
每次进入残差网络的一个新的卷积层时,从FGPA芯片的缓存DDR中读取激活函数所需的参数;
将经过FGPA芯片的卷积模块处理后的数据,通过内存通道channel读入激活函数处理模块中;
在激活函数处理模块中将数据依次经过代入批归一化函数、缩放函数和线性激活函数进行处理,将处理后的数据通过内存通道channel写回到缓存DDR中。
2.如权利要求1所述的方法,其特征在于,所述将经过FGPA芯片的卷积模块处理后的数据,通过内存通道channel读入激活函数处理模块中,包括:
将经过FGPA芯片的卷积模块处理后的数据,通过内存通道channel以一个节拍传入多个浮点数,读入激活函数处理模块中。
3.如权利要求1所述的方法,其特征在于,所述批归一化函数、缩放函数和线性激活函数均为由OpenCL语言描述的函数。
4.如权利要求1所述的方法,其特征在于,所述残差网络以每一个新的卷积层记数一层。
5.如权利要求1所述的方法,其特征在于,所述通过内存通道channel读入激活函数处理模块中之后,还包括:
将数据对应的维度信息读入激活函数处理模块中。
6.如权利要求2所述的方法,其特征在于,所述一个节拍为一个时钟节拍。
7.如权利要求2所述的方法,其特征在于,所述浮点数的个数为8个。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州浪潮智能科技有限公司,未经苏州浪潮智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710718554.9/1.html,转载请声明来源钻瓜专利网。