[发明专利]一种多/众核架构TriBA-CMPs的布局布线方法有效
申请号: | 201710793398.2 | 申请日: | 2017-09-06 |
公开(公告)号: | CN107526894B | 公开(公告)日: | 2020-04-21 |
发明(设计)人: | 石峰;魏增辉;王一拙;王小军;陈旭 | 申请(专利权)人: | 北京理工大学 |
主分类号: | G06F30/18 | 分类号: | G06F30/18;G06F30/392 |
代理公司: | 北京理工正阳知识产权代理事务所(普通合伙) 11639 | 代理人: | 鲍文娟 |
地址: | 100081 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 架构 triba cmps 布局 布线 方法 | ||
1.一种多/众核架构TriBA-CMPs的布局布线方法,其特征在于:包括F层tMesh布局方法和tMesh布线方法,其中F为自然数;
tMesh布局方法包括以下步骤:
步骤1:布局1层tMesh:该层包括3个coreTile和1个Cache单元,其中coreTile表示用于内核布局的Tile,Cache表示高速缓冲存储器,本层的1个Cache单元包括1个cacheTile,cacheTile表示用于Cache单元的Tile;且:
3个coreTile分别位于左上、左下和右下位置,各coreTile对应原TC1的节点x1∈{3,1,2},即编号分别为3、1、2;标记该Tile类型为C;
1个cacheTile位于右上区域,构成L2级Cache单元,标记该级的cacheTile为L2;
如果F=1,退出;否则,令f=2;
步骤2:布局f层tMesh:该层包括3个f-1层tMesh和1个Cache单元,本层的Cache单元包括4f-1个cacheTile;且:
3个f-1层tMesh分别位于左上、左下和右下位置,在TCf中编号分别为和其中,各f-1层tMesh对应原TCf-1的节点编号为其中xi∈{3,1,2},1≤i≤f-1;
1个Cache单元位于右上区域,构成Lf+1级Cache单元,标记该级所有的cacheTile为Lf+1;
令f=f+1;
如果f=F+1,退出;否则,返回步骤2布局下一层tMesh;
tMesh布线方法包括TriBA-cNoC布线和TriBA-mNoC布线,具体方法步骤如下:
步骤1:布线1层tMesh:
1层TriBA-cNoC布线:编号为3和1的coreTile,即左上与左下内核对应的路由器通过纵向布线直接连接;编号为1和2的coreTile,即左下与右下内核对应的路由器通过横向布线直接连接;编号为2和3,即右下和左上内核的coreTile对应的路由器通过下述两种方式之一相连接:先横向后纵向或者先纵向后横向;
1层TriBA-mNoC布线:横向布线,直接连接左上内核路由器和L2级Cache单元提供的接口;纵向布线,直接连接右下内核路由器和L2级Cache单元提供的接口;通过下述两种方式之一布线连接左下内核路由器与L2级Cache单元提供的接口:先横向后纵向或者先纵向后横向;
如果F=1,退出;否则,令f=2;
步骤2:布线f层tMesh:
f层TriBA-cNoC布线:编号为31f-1和13f-1的coreTile对应的路由器通过纵向布线直接连接;编号为12f-1和21f-1的coreTile对应的路由器通过横向布线直接连接;编号为32f-1和23f-1的coreTile对应的路由器通过下述两种方式之一相连接:先横向后纵向或者先纵向后横向;
f层TriBA-mNoC布线:左上f-1层tMesh的Lf级Cache单元与本f层tMesh的Lf+1级Cache单元的接口通过横向布线连接;右下f-1层tMesh的Lf级Cache单元与本f层tMesh的Lf+1级Cache单元的接口通过纵向布线连接;左下f-1层tMesh的Lf级Cache单元与本f层tMesh的Lf+1级Cache单元的接口通过下述两种方式之一布线连接:先横向后纵向或者先纵向后横向;
令f=f+1;
如果f=F+1,退出;否则,返回步骤2布线下一层tMesh。
2.根据权利要求1所述的一种多/众核架构TriBA-CMPs的布局布线方法,其特征在于,所述布局布线方案的旋转或同构映射被视为同一方法。
3.根据权利要求1-2任一所述的一种多/众核架构TriBA-CMPs的布局布线方法,其特征在于:tMesh布线方法步骤2所述左上f-1层tMesh的Lf级Cache单元与本f层tMesh的Lf+1级Cache单元的接口通过横向布线连接以及右下f-1层tMesh的Lf级Cache单元与本f层tMesh的Lf+1级Cache单元的接口通过纵向布线连接时,左上Lf级Cache单元中有2f-2个cacheTile与Lf+1级Cache横向相邻,横向相邻的2f-2对cacheTile间至少有一对儿通过横向布线相连,即这些横向相连的布线数量最少为1,最多为2f-2;右下Lf级Cache单元中有2f-2个cacheTile与Lf+1级Cache纵向相邻,纵向相邻的2f-2对cacheTile间至少有一对儿通过纵向布线相连,即这些纵向相连的布线数量最少为1,最多为2f-2。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京理工大学,未经北京理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710793398.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:96孔板加样辅助器
- 下一篇:一种生化试剂均匀加入装置