[发明专利]通用串行总线USB电路及其连接的方法有效
申请号: | 201710844403.8 | 申请日: | 2017-09-18 |
公开(公告)号: | CN107870883B | 公开(公告)日: | 2023-07-07 |
发明(设计)人: | 阿比杰特·钱德拉坎特·库尔卡尼;肯尼斯·哈拉米诺 | 申请(专利权)人: | 恩智浦有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40;G06F13/42 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 倪斌 |
地址: | 荷兰埃因霍温高科*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 通用 串行 总线 usb 电路 及其 连接 方法 | ||
1.一种通用串行总线USB电路,其特征在于,包括:
USB接口,其被配置成发射和接收电力和数据;
随机数产生器电路,其被配置成产生随机数;以及
控制器,其被配置成接收所述随机数并且基于所述随机数选择双重作用端口DRP占空比以及选择DRP持续时间,其中当将第一C型USB DRP装置的所述USB接口连接到第二C型USBDRP装置的USB接口时,使用所述DRP占空比和DRP持续时间。
2.根据权利要求1所述的USB电路,其特征在于,包括:
配置信道CC线路;
上拉电阻器,其牵引所述CC线路到第一电压源;以及下拉电阻器,其牵引所述CC线路到第二电压源。
3.根据权利要求2所述的USB电路,其特征在于,包括:
第一开关,其连接在所述控制器与上拉电阻器之间;以及第二开关,其连接在所述控制器与下拉电阻器之间。
4.根据权利要求2所述的USB电路,其特征在于,包括:
第三开关,其连接到所述CC线路以传送所述DRP占空比和DRP持续时间到所述第一C型USB DRP装置的所述USB接口。
5.根据权利要求2所述的USB电路,其特征在于,所述控制器在第一状态与第二状态之间交替所述DRP的状态,其中在所述第一状态中所述下拉电阻器连接到所述第一C型USBDRP装置的所述USB接口并且在第二Rd状态中所述上拉电阻器连接到所述第一C型USB DRP装置的所述USB接口。
6.一种将第一C型USB DRP装置的通用串行总线USB接口连接到第二C型USB DRP装置的USB接口的方法,其特征在于,包括:
在所述第一C型USB DRP装置的所述USB接口中通过随机数产生器电路产生随机数;以及
基于所述随机数选择双重作用端口DRP占空比并且选择DRP持续时间,其中所述DRP占空比和DRP持续时间用于将所述第一C型USB DRP装置的所述USB接口连接到所述第二C型USB DRP装置。
7.根据权利要求6所述的方法,其特征在于,所述第一C型USB DRP装置的播发的DRP模式和所述第二C型USB DRP装置的播发的DRP模式在足以将所述第一C型USB DRP装置、第二C型USB DRP装置附接到彼此的时间内不同。
8.根据权利要求6所述的方法,其特征在于,包括在第一状态与第二状态之间交替所述第一C型USB DRP装置的DRP的状态,包括在所述第一状态中将下拉电阻器连接到USB接口并且在第二状态中将上拉电阻器连接到USB接口。
9.一种通用串行总线USB电路,其特征在于,包括:
USB接口,其被配置成发射和接收电力和数据;
随机数产生器电路,其被配置成产生第一随机数和第二随机数;以及
控制器,其被配置成接收所述第一随机数和所述第二随机数并且基于所述第一随机数选择双重作用端口DRP占空比并且基于所述第二随机数选择DRP持续时间,其中当将第一C型USB DRP装置的所述USB接口连接到第二C型USB DRP装置的USB接口时使用所述DRP占空比和DRP持续时间。
10.根据权利要求9所述的USB电路,其特征在于,包括:
配置信道CC线路;
上拉电阻器,其将所述CC线路牵引到第一电压源;以及下拉电阻器,其将所述CC线路牵引到第二电压源。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于恩智浦有限公司,未经恩智浦有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710844403.8/1.html,转载请声明来源钻瓜专利网。