[发明专利]控制电路及操作电路有效
申请号: | 201710878261.7 | 申请日: | 2017-09-26 |
公开(公告)号: | CN109560536B | 公开(公告)日: | 2021-01-05 |
发明(设计)人: | 黄绍璋;白尚诠;吴韦忠;陈斯祺;庄胜智;林胤廷;游培群;刘涵佩;庄荣圳;庄介尧;陈宏维 | 申请(专利权)人: | 世界先进积体电路股份有限公司 |
主分类号: | H02H9/04 | 分类号: | H02H9/04;H01L27/02 |
代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 贾磊;乔媛 |
地址: | 中国台湾新竹*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 控制电路 操作 电路 | ||
1.一种控制电路,其特征在于,所述控制电路用以提供一输出电压,所述控制电路包括:
一N型晶体管,直接连接一第一电源端;
一第一P型晶体管,具有一第一源极、一第一漏极、一第一栅极以及一第一基极,其中所述第一栅极直接连接所述N型晶体管的栅极,所述第一基极直接连接所述第一源极;以及
一第二P型晶体管,具有一第二源极、一第二漏极、一第二栅极以及一第二基极,其中所述第二漏极直接连接一第二电源端,所述第二源极及所述第二基极直接连接所述第一基极;
当第二电源端接收操作电压,且第一电源端接收接地电压时,控制电路处于正常模式,第一P型晶体管与第二P型晶体管导通且N型晶体管不导通,当第一电源端与第二电源端之间的压差大于预设值时,第一电源端或第二电源端发生静电放电,控制电路处于保护模式,第一P型晶体管、第二P型晶体管与N型晶体管不导通,静电放电电流从第一电源端被释放至第二电源端或是从第二电源端被释放至第一电源端。
2.根据权利要求1所述的控制电路,其特征在于,所述第二栅极耦接所述N型晶体管的漏极。
3.根据权利要求2所述的控制电路,其特征在于,所述第一漏极的电压作为所述输出电压。
4.根据权利要求1所述的控制电路,其特征在于,所述第二栅极耦接所述第二源极。
5.根据权利要求4所述的控制电路,其特征在于,所述第一栅极耦接所述N型晶体管的漏极。
6.根据权利要求5所述的控制电路,其特征在于,所述第一漏极的电压作为所述输出电压。
7.一种控制电路,其特征在于,所述控制电路用以提供一输出电压,所述控制电路包括:
一N型晶体管,直接连接一第一电源端;
一第一P型晶体管,具有一第一源极、一第一漏极、一第一栅极以及一第一基极,其中所述第一栅极直接连接所述N型晶体管的栅极,所述第一基极直接连接所述第一源极;以及
一第二P型晶体管,具有一第二源极、一第二漏极、一第二栅极以及一第二基极,其中所述第二漏极直接连接一第一电源端,所述第二源极及所述第二基极直接连接所述第一基极;
当第二电源端接收操作电压,且第一电源端接收接地电压时,控制电路处于正常模式,第一P型晶体管与第二P型晶体管不导通且N型晶体管导通,当第一电源端与第二电源端之间的压差大于预设值时,第一电源端或第二电源端发生静电放电,控制电路处于保护模式,第一P型晶体管、第二P型晶体管与N型晶体管不导通,静电放电电流从第一电源端被释放至第二电源端或是从第二电源端被释放至第一电源端。
8.根据权利要求7所述的控制电路,其特征在于,所述第一漏极耦接所述N型晶体管的栅极,所述第二栅极耦接所述第一栅极。
9.根据权利要求8所述的控制电路,其特征在于,所述N型晶体管的漏极的电压作为所述输出电压。
10.根据权利要求7所述的控制电路,其特征在于,所述第一栅极耦接所述第一漏极,所述第二栅极耦接所述第二源极。
11.根据权利要求10所述的控制电路,其特征在于,所述N型晶体管的漏极的电压作为所述输出电压。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于世界先进积体电路股份有限公司,未经世界先进积体电路股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710878261.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种交流过电压快速保护电路
- 下一篇:一种光耦过压保护电路及相关电器