[发明专利]多输出高清高速成像记录一体摄像机在审
申请号: | 201710899194.7 | 申请日: | 2017-09-28 |
公开(公告)号: | CN107566704A | 公开(公告)日: | 2018-01-09 |
发明(设计)人: | 孙宏海 | 申请(专利权)人: | 中国科学院长春光学精密机械与物理研究所 |
主分类号: | H04N5/225 | 分类号: | H04N5/225;H04N5/335;H04N5/374;H04N5/76;H04N5/77 |
代理公司: | 深圳市科进知识产权代理事务所(普通合伙)44316 | 代理人: | 赵勍毅 |
地址: | 130033 吉林省长春*** | 国省代码: | 吉林;22 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 输出 高速 成像 记录 一体 摄像机 | ||
1.一种多输出高清高速成像记录一体摄像机,其特征在于,包括:
图像传感器,用于输出图像数据;
成像驱动控制器,用于分别与图像传感器、图像高速缓存装置、存储控制器通信,控制所述图像传感器输出图像数据,并采集所述图像数据,分别发送给高速存储控制器及图像高速缓存;
高速存储控制器,用于接收所述成像驱动控制器所发送的图像数据;
高速固态存储阵列,用于接收所述高速存储控制器的图像数据并存储;
多路传输接口,用于所述成像驱动控制器分别与图像处理设备、显示器、远端高速图像存储记录设备、下载回放主控计算机通信;
电源及电池模块,用于为所述多输出高清高速成像记录一体摄像机提供电源。
2.如权利要求1所述的多输出高清高速成像记录一体摄像机,其特征在于,所述图像传感器为CMOS图像传感器,型号为AM41,标准输出能力为2336*1728@500fps。
3.如权利要求2所述的多输出高清高速成像记录一体摄像机,其特征在于,所述多输出高清高速成像记录一体摄像机还包括高速时钟,所述成像驱动控制器控制所述高速时钟对所述CMOS图像传感器进行驱动时序控制,控制所述CMOS图像传感器输出帧频满足1000帧/秒,输出1920*1080全画幅高清分辨率的图像。
4.如权利要求1所述的多输出高清高速成像记录一体摄像机,其特征在于,所述成像驱动控制器采用FPGA芯片;
所述成像驱动控制器进行所述图像传感器的驱动时序信号控制,进行图像数据的并行采集及缓存控制;所述成像驱动控制器对所述图像数据进行格式转换和串行编码,并由多路串行总线将处理后的所述图像数据发送给所述高速存储控制器。
5.如权利要求1所述的多输出高清高速成像记录一体摄像机,其特征在于,所述高速存储控制器,采用带有嵌入式处理器的SOC架构的FPGA实现。
6.如权利要求5所述的多输出高清高速成像记录一体摄像机,其特征在于,所述高速固态存储阵列为8路SSD高速固态存储阵列,2.4GB/s的存储带宽,采用8路SSD硬盘同时进行记录,单路存储稳定带宽可以达到300MB/s,单路SSD的硬盘容量为512GB。
7.如权利要求6所述的多输出高清高速成像记录一体摄像机,其特征在于,所述高速存储控制器将串行图像数据均衡分配到所述8路SSD高速固态存储阵列中,并进行写入和读取的地址控制和冗余校验。
8.如权利要求1所述的多输出高清高速成像记录一体摄像机,其特征在于,所述多路传输接口包括Cameralink接口、HDMI接口、光纤接口、用户IO接口以及千兆网接口;
所述成像驱动控制器抽帧输出图像数据到所述HDMI接口和所述Cameralink接口,并通过所述光纤接口传输所述图像数据给所述远端高速图像存储记录设备;
所述千兆网接口与所述高速存储控制器通信,实时预览存储的图像和进行事后图像选取下载。
9.如权利要求1所述的多输出高清高速成像记录一体摄像机,其特征在于,所述多输出高清高速成像记录一体摄像机还包括图像高速缓存装置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院长春光学精密机械与物理研究所,未经中国科学院长春光学精密机械与物理研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710899194.7/1.html,转载请声明来源钻瓜专利网。