[发明专利]芯片接口电路在审
申请号: | 201710917095.7 | 申请日: | 2017-09-30 |
公开(公告)号: | CN107634510A | 公开(公告)日: | 2018-01-26 |
发明(设计)人: | 王棋 | 申请(专利权)人: | 深圳市艾特智能科技有限公司 |
主分类号: | H02H9/04 | 分类号: | H02H9/04;H03K19/0175 |
代理公司: | 北京清亦华知识产权代理事务所(普通合伙)11201 | 代理人: | 何世磊 |
地址: | 518000 广东省深圳市宝安*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 芯片 接口 电路 | ||
1.一种芯片接口电路,设于电源与芯片之间,其特征在于,包括:
信号收发模块,所述信号收发模块与所述芯片的数据收发引脚电性连接,所述信号收发模块用于接收和发送所述芯片的数据;
识别模块,所述识别模块与所述芯片的数据传输引脚电性连接,所述识别模块用于当接收到所述芯片的信号时,在所述数据传输引脚上产生一电平差度;
电压保护模块,所述电压保护模块的一端与所述电源的输出端电性连接,另一端与所述芯片的电压输入引脚电性连接,所述电压保护模块用于过滤所述电源向所述芯片输送的高平电压;
浪涌防护模块,所述浪涌防护模块与所述识别模块电性连接,所述浪涌防护模块用于当所述芯片接口电路上发生浪涌现象时,吸收所述芯片接口电路上的过压电压;
开关模块,所述开关模块与所述浪涌防护模块电性连接,所述开关模块用于控制所述芯片接口电路的开关状态。
2.根据权利要求1所述的芯片接口电路,其特征在于,所述信号收发模块包括与所述芯片的第一引脚电性连接的第一电阻和与所述第一电阻串联的接收数据端口,分别与所述芯片的第二引脚电性连接的通讯协议端口和第三电阻,与所述芯片的第四引脚电性连接的第二电阻和与所述第二电阻串联的发送数据端口。
3.根据权利要求1所述的芯片接口电路,其特征在于,所述识别模块包括分别与所述芯片的第五引脚和第七引脚电性连接的第八电阻、与所述芯片的第六引脚电性连接的第四电阻和分别与所述第六引脚和所述第七引脚电性连接的第五电阻,所述第四电阻的输出端与地相连。
4.根据权利要求3所述的芯片接口电路,其特征在于,所述高压保护模块包括与所述电源的系统电源端口电性连接的磁珠和分别与所述磁珠串联的第一电容和第二电容,所述第一电容和所述第二电容的输出端与地相连,所述磁珠分别与所述第五引脚和所述第八电阻电性连接。
5.根据权利要求3所述的芯片接口电路,其特征在于,所述浪涌防护模块包括与所述第六引脚串联的第六电阻、与所述第七引脚串联的第七电阻、串联在所述第六引脚和所述第六电阻之间的第一双向稳压二极管和串联在所述第七引脚和所述第七电阻之间的第二双向稳压二极管。
6.根据权利要求5所述的芯片接口电路,其特征在于,所述第六电阻与所述第七电阻的阻值均为75欧姆。
7.根据权利要求5所述的芯片接口电路,其特征在于,所述开关模块包括分别与所述第六电阻和所述第七电阻电性连接的第一插座和第二插座、分别与所述第一插座和所述第二插座电性连接的防雷模块。
8.根据权利要求7所述的芯片接口电路,其特征在于,所述防雷模块包括分别与所述第一插座和所述第二插座的第二接口电性连接的第一气体放电管、分别与所述第一插座和所述第二插座的第一接口电性连接的第二气体放电管和串联设于所述第一气体放电管和所述第二气体放电管之间的第三气体放电管。
9.根据权利要求8所述的芯片接口电路,其特征在于,所述第一气体放电管、所述第二气体放电管和所述第三气体放电管均采用二级放电管。
10.根据权利要求2所述的芯片接口电路,其特征在于,所述第一电阻与所述第一引脚之间设有串联的第三双向稳压二极管,所述第二电阻与所述第四引脚之间设有串联的第四双向稳压二极管。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市艾特智能科技有限公司,未经深圳市艾特智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710917095.7/1.html,转载请声明来源钻瓜专利网。