[发明专利]一种用于多通道时间测量的环振集成电路有效

专利信息
申请号: 201710948205.6 申请日: 2017-10-12
公开(公告)号: CN107944073B 公开(公告)日: 2021-01-08
发明(设计)人: 蒋安平;胡贵才;胡文瑞 申请(专利权)人: 北京时代民芯科技有限公司;北京微电子技术研究所
主分类号: G06F30/392 分类号: G06F30/392;G06F115/06
代理公司: 中国航天科技专利中心 11009 代理人: 庞静
地址: 100076 北*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 用于 通道 时间 测量 集成电路
【权利要求书】:

1.一种用于多通道时间测量的环振集成电路,其特征在于:包括2N-1个环振单元,N为大于1的整数,每个环振单元包含1个延迟电路和M个采样电路,环振单元沿版图坐标系横向分上下两行排列,两行环振单元以平行于横轴方向的中心轴线镜像翻转放置,上一行环振单元的延迟电路位于环振单元的最下方,沿版图坐标系横轴正方向顺序级联连接;下一行环振单元的延迟电路位于环振单元的最上方,沿版图坐标系横轴负方向顺序级联连接,上一行和下一行两端部的环振单元延迟电路通过回转线连接,2N-1个环振单元的延迟电路构成一个首尾相接的环形振荡器,相邻两个环振单元延迟电路之间的信号延迟时间相等,外部输入的被测信号start在环形延迟链中传输,每个环振单元中的M个采样电路在外部输入的相互独立的采样控制信号驱动下并行采集该环振单元延迟电路输出端的状态,实现对同一信号的多通道时间测量。

2.根据权利要求1所述的一种用于多通道时间测量的环振集成电路,其特征在于:所述延迟电路采用两输入与非门实现,外部输入的被测信号start连接环振电路中任一环振单元的两输入与非门的一个输入端,作为环振起点,该环振单元的两输入与非门的另一个输入端连接前级环振单元两输入与非门的输出端,其他环振单元的两输入与非门的一个输入端固定接高电平,另一个输入端连接环振前级两输入与非门的输出端。

3.根据权利要求1所述的一种用于多通道时间测量的环振集成电路,其特征在于:所述采样电路采用D触发器实现,D触发器的D输入端作为采样电路的数据输入端,连接延迟电路的输出端;D触发器的时钟输入端连接采样控制信号,在采样控制信号的控制下采集D触发器的输入信号至输出端Q,作为采样电路的输出。

4.根据权利要求1所述的一种用于多通道时间测量的环振集成电路,其特征在于:所述每个环振单元内部的1个延迟电路和M个采样电路等宽,并沿版图坐标系纵轴方向对齐,相邻两个采样电路同向放置。

5.根据权利要求1所述的一种用于多通道时间测量的环振集成电路,其特征在于:所述每个环振单元内部的1个延迟电路和M个采样电路等宽,并沿版图坐标系纵轴方向对齐,相邻两个采样电路以平行于坐标系横轴的中心线镜像放置。

6.根据权利要求1所述的一种用于多通道时间测量的环振集成电路,其特征在于:所述外部输入的采样控制信号到各个环振单元相应采样电路的采样控制信号输入端按照平衡树的方式走线,使得所述外部输入的采样控制信号到2N-1个环振单元的相应采样电路控制信号输入端的延迟时间相同。

7.根据权利要求1所述的一种用于多通道时间测量的环振集成电路,其特征在于:所述每个环振单元延迟电路输出端至M个采样电路的数据输入端按照平衡树的方式走线,使得每个环振单元中延迟电路输出端到M个采样电路的数据输入端的走线延迟相同。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京时代民芯科技有限公司;北京微电子技术研究所,未经北京时代民芯科技有限公司;北京微电子技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201710948205.6/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top