[发明专利]一种终端芯片有效
申请号: | 201710969010.X | 申请日: | 2017-10-18 |
公开(公告)号: | CN109684252B | 公开(公告)日: | 2022-08-09 |
发明(设计)人: | 张广东 | 申请(专利权)人: | 深圳市中兴微电子技术有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40;H04W88/02 |
代理公司: | 北京品源专利代理有限公司 11332 | 代理人: | 孟金喆 |
地址: | 518055 广东省深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 终端 芯片 | ||
1.一种终端芯片,其特征在于,包括至少一个多路复用电路和至少一个回环电路,其中,
所述多路复用电路,包括多路复用配置模块和总线外部引脚,通过配置所述多路复用配置模块,将任一个与所述多路复用配置模块相连接的低速数据总线连接到所述总线外部引脚;
所述回环电路,包括两个多路复用配置模块和一个回环配置模块,通过配置所述多路复用配置模块及所述回环配置模块,将分别连接到所述多路复用配置模块的多个低速数据总线中的任意两条相连接,实现回环功能。
2.根据权利要求1所述的终端芯片,其特征在于,所述多路复用配置模块,包括,配置寄存器、逻辑控制单元,以及逻辑门,所述逻辑控制单元,其根据所述配置寄存器的配置,控制所述逻辑门的开闭,将与其连接的任一个低速数据总线连接到所述总线外部引脚。
3.根据权利要求1所述的终端芯片,其特征在于,所述回环配置模块,包括,配置寄存器、逻辑控制单元,以及逻辑门,所述逻辑控制单元,其根据所述配置寄存器的配置,控制所述逻辑门的开闭,实现所述任意两条低速数据总线之间的连接。
4.根据权利要求1-3任一项所述的终端芯片,其特征在于,所述低速数据总线,为I2S总线、UART总线或SPI总线。
5.一种用于双向声音传输和保存的终端芯片,其特征在于,包括至少一个多路复用电路和至少一个回环电路,其中,
所述多路复用电路包括第一多路复用配置模块和总线外部引脚,第一多路复用配置模块连接至少二个第一低速数据总线,通过配置所述第一多路复用配置模块使任一个第一低速数据总线连接到所述总线外部引脚;
所述回环电路,包括第二多路复用配置模块、第三多路复用配置模块和一回环配置模块,第二多路复用配置模块连接至少二个第二低速数据总线,第三多路复用配置模块连接至少二个第三低速数据总线,通过配置所述第二多路复用配置模块、第三多路复用配置模块和回环配置模块使任一个第二低速数据总线、任一个第三低速数据总线进行回环。
6.根据权利要求5所述的终端芯片,其特征在于,DSP输出的声音信号通过第一低速数据总线、总线外部引脚送到编解码器解码后通过扬声器进行播放;
同时,编解码器采集到的声音信号通过所述总线外部引脚、第一低速数据总线送到DSP处理,完成双向声音传输。
7.根据权利要求5所述的终端芯片,其特征在于,DSP输出的声音信号通过第二低速数据总线、回环配置模块、第三低速数据总线送到CPU进行保存处理,同时再通过第一低速数据总线、总线外部引脚送到编解码器解码后通过扬声器进行播放;
编解码器采集到的声音通过总线外部引脚、第一低速数据总线送到CPU保存处理,同时再通过第三低速数据总线、回环配置模块、第二低速数据总线送到DSP处理,完成双向声音传输和保存。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市中兴微电子技术有限公司,未经深圳市中兴微电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710969010.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种芯片IO数据的处理方法及一种芯片
- 下一篇:资料传输控制电路