[发明专利]一种大功率MBUS主控器电路在审

专利信息
申请号: 201710970294.4 申请日: 2017-10-16
公开(公告)号: CN108230652A 公开(公告)日: 2018-06-29
发明(设计)人: 吕金叶;陈家培;王智;王兆杰;苏贤新 申请(专利权)人: 瑞纳智能设备股份有限公司
主分类号: G08C19/00 分类号: G08C19/00;H04L12/40;G06F13/42
代理公司: 合肥天明专利事务所(普通合伙) 34115 代理人: 金凯;娄岳
地址: 230011 安徽省合肥*** 国省代码: 安徽;34
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 滤波电路 差分放大电路 前级 运算放大器 主机接收电路 主控器电路 采样电阻 主机发送 滤波 电路 差分放大信号 发送控制电路 信号输出电路 电路设计 电压输出 供电电流 抑制共模 直流电源 高精密 带载 输出
【权利要求书】:

1.一种大功率MBUS主控器电路,包括主机发送电路和主机接收电路,其特征在于,所述主机发送电路包括直流电源(1)、接收主机发送信号的发送控制电路(2),所述主机接收电路包括与发送控制电路连接的采样电阻(6)、接收采样电阻输出的信号的前级滤波差分放大电路(7)以及信号输出电路(10),所述直流电源包括高电压轨电源和滤波电路,所述滤波电路包括电容C11、功率磁珠FB1和功率磁珠FB2、电容C2和旁路电容C3,所属高电压轨电源通过电容C11输出至并联的功率磁珠FB1和功率磁珠FB2,所述功率磁珠FB1和功率磁珠FB2的另一端连接并联的电容C2和旁路电容C3输出电压,所述电容C11、电容C2和功率旁路电容C3的另一端接地;所述前级滤波差分放大电路(7)包括前级滤波电路和差分放大电路,所述前级滤波电路包括接收采样电阻输出的高电平信号的第一滤波电路和接收采样电阻输出的低电平信号的第二滤波电路以及连接第一滤波电路和第二滤波电路的电容C14,所述第一滤波电路包括电阻R12、电容C12、电阻R9,所述电阻R12接收高电平信号并通过并联连接的电容C12和电阻R9输出;所述第二滤波电路包括电阻R21、电容C16和电阻R23,所述电阻R21接收低电平信号并通过并联的电容C16和电阻R23输出;所述差分放大电路包括电阻R11、电阻R10、电阻R20、电阻R42、电容C17和运算放大器,所述电阻R11接收第一滤波电路输出信号并输出至电阻R10和运算放大器的第三引脚端(VIN+),所述电阻R20接收第二滤波电路输出的信号并输出至运算放大器的第四引脚端(VIN-),所述电阻R42和电容C17并联后两端分别接运算放大器的第一引脚端(OUT)和第四引脚端(VIN-)。

2.根据权利要求1所述的大功率MBUS主控器电路,其特征在于,所述采样电阻(6)包括并联依次连接的电阻R37、电阻R38、电阻R29、和电阻R17。

3.根据权利要求1所述的大功率MBUS主控器电路,其特征在于,所述发送控制电路(2)包括电阻R18、电阻R22、三极管Q2、电阻R8、电阻R6、场效应管Q1、电阻R28、电阻R32、三极管Q3、电阻R14、二极管D3、电阻R29、电阻R7、三极管Q4以及二极管D5,所述电阻R18接收主机信号通过电阻R22输出至三极管Q2的基极,三极管Q2的发射极和电阻R22另一端接地,三极管Q2的集电极通过电阻R8至输出至场效应管Q1的栅极,所述场效应管Q1的漏极接收电源VCC33,所述电阻R6连接在场效应管Q1的栅极和漏极的两端,所述场效应管Q1的原极通过采样电阻输出至自恢复保险丝F1;所述电阻R28接收主机信号并通过电阻R32输出至三极管Q3的基极,所述三极管Q3的发射极和电阻R32另一端接地,所述三极管Q3的集电极经电阻R14分别与电阻R7和二极管D3的阳极相连,电阻R7另一端接电源VCC33,所述二极管D3的阴极分别输出至三极管Q4的基极和电阻R29,电阻R29的另一端分别连接至三极管Q4的发射极和二极管D5的阳极,三极管Q4的集电极分别与二极管D5的阴极和采样电阻的MBUSV-端连接输出至自恢复保险丝F1。

4.根据权利要求3所述的大功率MBUS主控器电路,其特征在于,所述主机发送电路还包括接收直流电源输出的电压并与发送控制电路连接的电源控制电路(4),所述电源控制电路包括集成控制芯片,所述集成电路芯片的第九引脚(VIN)连接直流电源,所述集成电路芯片的第一引脚(LX)通过功率电感L1输出至发送控制电路上的二极管D5的阳极并通过二极管D5的阴极输出端经自恢复保险丝F1输出至MBUS总线上,所述集成电路芯片通过电压输出电路为MBUS总线提供低电平信号,所述电压输出电路包括连接在二极管D5和功率电感L1之间节点的的电阻R53、与电阻R53串联的电阻R54、以及电容C35,所述电阻R53和电阻R54输出至集成电路芯片(U4)的第六引脚端(FB),所述第六引脚端(FB)通过电容C35接地,所述电阻R54的另一端接地。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞纳智能设备股份有限公司,未经瑞纳智能设备股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201710970294.4/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top