[发明专利]一种用于应答器的接口电路、集成电路、方法、系统及程序产品有效
申请号: | 201710983388.5 | 申请日: | 2017-10-20 |
公开(公告)号: | CN107888228B | 公开(公告)日: | 2020-02-14 |
发明(设计)人: | 郑桂燕;李智宇;杨光伦;丁欢;陈光;张轲 | 申请(专利权)人: | 北京全路通信信号研究设计院集团有限公司 |
主分类号: | H04B1/59 | 分类号: | H04B1/59;H04B1/40 |
代理公司: | 11594 北京知联天下知识产权代理事务所(普通合伙) | 代理人: | 王冲;吴鑫 |
地址: | 100070 北京市丰台区丰*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 用于 应答器 接口 电路 集成电路 方法 系统 程序 产品 | ||
1.一种应答器接口电路,其中该电路包括:
C1接口信号滤波电路,用于滤除C6信号;
匹配电路,用于对C1接口信号滤波电路输出的信号进行匹配;
数据提取电路,用于对匹配电路输出的C1接口信号进行提取;
所述C1接口信号滤波电路包括两个C6信号带阻电路和C6信号带通电路;
两个C6信号带阻电路分别接收C1接口信号的差分信号:正极信号C1_1和负极信号C1_2,所述C6信号带通电路的一端与第一个C6信号带阻电路连接,C6信号带通电路的另一端与第二个C6信号带阻电路连接。
2.根据权利要求1所述的应答器接口电路,其中,
所述C6信号带阻电路为由电阻、电感和电容并联而成的并联谐振电路。
3.根据权利要求1所述的应答器接口电路,其中,
所述C6信号带通电路为由电感和电容串联而成的串联谐振电路。
4.根据权利要求1所述的应答器接口电路,其中,
所述匹配电路为电阻网络。
5.根据权利要求4所述的应答器接口电路,其中,
所述电阻网络包括第一电阻、第二电阻、第三电阻、第四电阻和第一电容、第二电容,其中
第一电阻的第一端与第一电容的第一端连接,第一电阻的第二端与第二电阻的第一端连接,第二电阻的第二端与第二电容的第一端连接,第二电容的第二端与第四电阻的第二端连接,第四电阻的第一端与第三电阻的第二端连接,第三电阻的第一端与第一电容的第二端连接,第三电阻的第二端还与第一电阻的第二端连接。
6.根据权利要求5所述的应答器接口电路,其中,
第一电阻由两个并联的电阻构成,第二电阻由两个并联的电阻构成。
7.根据权利要求1-6任一所述的应答器接口电路,其中,
所述应答器接口电路还具有直流点位电路,所述直流点位电路与所述匹配电路相连。
8.根据权利要求1所述的应答器接口电路,其中,
所述数据提取电路包括差分接收模块,用于将C1差分信号转换为单端信号,并将该单端信号发送给有源逻辑处理模块CPLD。
9.根据权利要求1所述的应答器接口电路,其中,
匹配电路与数据提取电路连接处设有断码检查端点,用于将所述C1接口信号发送到C1信号断码检查电路。
10.根据权利要求9所述的应答器接口电路,其中,
所述C1信号断码检查电路对C1信号进行断码检查,并将信号输出到有源逻辑处理模块CPLD。
11.一种应答器接口集成电路,其中所述集成电路包括:
信号输入端口,用于接收叠加有C6信号的C1接口信号;
C1接口信号滤波模块,用于滤除C6信号;
匹配模块,用于对C1信号滤波模块产生的C1接口信号进行匹配;
数据提取模块,用于对匹配模块输出的信号进行提取;
信号输出端口,用于将数据提取模块提取的信号输出;
所述C1接口信号滤波模块包括两个C6信号带阻电路和C6信号带通电路;
两个C6信号带阻电路分别接收C1接口信号的差分信号:正极信号C1_1和负极信号C1_2,所述C6信号带通电路的一端与第一个C6信号带阻电路连接,C6信号带通电路的另一端与第二个C6信号带阻电路连接。
12.根据权利要求11所述的应答器接口集成电路,其中,
所述C6信号带阻电路为由电阻、电感和电容并联而成的并联谐振电路。
13.根据权利要求11所述的应答器接口集成电路,其中,
所述C6信号带通电路为由电感和电容串联而成的串联谐振电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京全路通信信号研究设计院集团有限公司,未经北京全路通信信号研究设计院集团有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710983388.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种串联谐振电源使用的电容组的装配方法
- 下一篇:桥接排及转换开关组件