[发明专利]基于FPGA和PLL的高精度数据延时可调系统在审
申请号: | 201710985865.1 | 申请日: | 2017-10-20 |
公开(公告)号: | CN107634756A | 公开(公告)日: | 2018-01-26 |
发明(设计)人: | 赵雷;占林松;刘树彬;安琪;刘金鑫;冷用斌;赖龙伟;张宁 | 申请(专利权)人: | 中国科学技术大学 |
主分类号: | H03L7/07 | 分类号: | H03L7/07;H03L7/081 |
代理公司: | 北京凯特来知识产权代理有限公司11260 | 代理人: | 郑立明,郑哲 |
地址: | 230026 安*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 fpga pll 高精度 数据 延时 可调 系统 | ||
技术领域
本发明涉及加速器横向反馈系统中的横向反馈数字信号处理电子学,及基于FPGA作为数据处理平台且要求控制信号需与系统同步的控制领域,尤其涉及一种基于FPGA和PLL的高精度数据延时可调系统。
背景技术
同步辐射光源是一种优质的人工光源,在各种科技领域中都有广泛的应用,我国已建成了第三代中能同步辐射光源(上海同步辐射光源),正计划建设第四代光源。
随着同步辐射光源的电子储存环中束流强度持续的增加,电子束团横向不稳定性变得越来越严重,成为制约束流品质的一个重要因素。为了抑制束流的这种不稳定性,需引入横向反馈系统。束流的横向反馈技术是保证同步辐射光源正常稳定运行的重要手段,它跟随着同步加速器辐射领域的发展,经历了从简单到复杂、从模拟电子技术到数字化的发展过程,当前逐束团数字横向反馈系统在加速器中得到广泛的使用。
逐束团横向反馈系统主要有BPM探头、RF信号调理电路、逐束团横向反馈数字信号处理电子学、功率放大器和Kicker组成,如图1所示。
通过BPM探头拾取的束团振荡信号,经过RF调理电路后,供逐束团横向反馈数字信号处理电子学上A/D转换器采样变成数字信号,再从逐个束团信号中分别提取各个束团水平方向和垂直方向(横向振荡可分为水平方向振荡和垂直方向振荡)振荡分量作为反馈信号(在FPGA内实现),经适当的延时后由D/A转换器转换为模拟信号。最后通过功率放大后将反馈信号分别加载到水平方向和垂直方向的Kicker条上,形成抑制束团振荡的反馈电场。
在系统工作时要满足两个“对齐”,第一个是逐束团横向反馈数字信号处理电子学中,A/D转换器采样点与束团信号峰值对齐,示意图如图2所示,以提高采样信号的信噪比;第二个是某束团的反馈信号加载到kicker上时刻与该束团经过kicker的时刻对齐,即图1存储环中某束团振荡信号在BPM处被拾取开始,经过逐束团横向反馈数字信号处理电子学,到形成该束团反馈信号加载kicker所经历的时间,等于该束团在存储环中从BPM处经若干圈运行到kicker处所花费的时间相等。
如图3所示,为了实现上述两个对齐目标,传统方案是分别在RF信号调理与逐束团横向反馈数字信号处理电子学之间插入延时设备(延时器或合适长度的电缆),调整A/D转换器采样时间点与束团信号峰值出现时间点的位置关系,实现A/D转换器采样点与束团信号峰值精确对齐要求。同样的方法,在逐束团横向反馈数字信号处理电子学与功率放大器之间插入延时设备(延时器或合适长度的电缆),实现某束团的反馈信号加载到kicker上时刻与该束团经过kicker的时刻对齐的要求。但是,传统方案需要外界延时设备,增加了系统体积,集成度较低,且精度也不高。
发明内容
本发明的目的是提供一种基于FPGA和PLL的高精度数据延时可调系统,无需外接专用延时设备,具有调节灵活、精度好、集成度高等特点,可应用于加速器横向反馈和纵向反馈系统。
本发明的目的是通过以下技术方案实现的:
一种基于FPGA和PLL的高精度数据延时可调系统,包括:高速ADC、时钟辅助单元、FPGA以及高速DAC;所述时钟辅助单元包括:依次连接的第一数控延时线、第一PLL、第二数控延时线及第二PLL;
第一PLL分别与高速ADC及FPGA相连,第二PLL分别与高速DAC及FPGA相连,高速ADC、FPGA及高速DAC依次相连;通过配置第一数控延时线的延时值,使高速ADC采样时刻与每个束团信号峰值出现时间点对齐;通过配置FPGA中移位寄存器的长度,以及通过配置第二数控延时线的延时值,使高速DAC输出的束团的横向反馈信号加载到kicker上时刻与相应束团经过kicker的时刻对齐。
加速器输出的与束团振荡信号同步的参考时钟经过第一数控延时线延时后输入至第一PLL,作为第一PLL的参考时钟;
第一PLL在锁相状态下,输出三路与其参考时钟同步的时钟信号,第一路输入至高速ADC,作为高速ADC的采样时钟,通过配置第一数控延时线的延时值,来调整高速ADC的采样时间点与束团信号峰值出现时间点的位置关系,从而使高速ADC采样时刻与每个束团信号峰值出现时间点对齐;第二路输入至FPGA,经FPGA处理后输入至其内部的FIFO模块,作为写入时钟;第三路输入至第二数控延时线,经第二数控延时线延时后输入至第二PLL,作为第二PLL的参考时钟;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学技术大学,未经中国科学技术大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710985865.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:大数逻辑门构造电路
- 下一篇:一种带锁存功能的比较器