[发明专利]时钟恢复装置及方法有效
申请号: | 201711001366.0 | 申请日: | 2017-10-24 |
公开(公告)号: | CN109391262B | 公开(公告)日: | 2022-09-13 |
发明(设计)人: | 曾暐盛;魏志旅 | 申请(专利权)人: | 联咏科技股份有限公司 |
主分类号: | H03L7/085 | 分类号: | H03L7/085 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 徐协成 |
地址: | 中国台湾新竹*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时钟 恢复 装置 方法 | ||
一种时钟恢复装置及方法。该时钟恢复装置包括时钟数据恢复电路以及快速再锁定电路。时钟数据恢复电路响应于输入时钟信号产生输出时钟信号。时钟数据恢复电路包括电荷泵及电压控制区块,电荷泵产生控制电压,电压控制区块根据控制电压产生输出时钟信号。快速再锁定电路将比较信号转换为模拟输出电压,比较信号指示输入时钟信号与输出时钟信号的比较结果,其中当电荷泵被禁能时,快速再锁定电路的输出路径导通,模拟输出电压施加至电压控制区块的输入端。
技术领域
本发明涉及一种时钟恢复装置,且特别涉及一种用于时钟恢复装置中的快速再锁定机制。
背景技术
时钟恢复电路已广泛使用于显示装置及通信电路中,时钟恢复电路的范例可包括延迟锁定回路(Delay Locked Loop,DLL)以及锁相回路(Phase Locked Loop,PLL)。DLL是接收一个输入信号并输出多个具有相位差信号的电子电路,而PLL通常包括一个持续调整的电压控制振荡器以匹配输入时钟信号的频率,包括有DLL或PLL的电路可以操作在低功率睡眠模式以降低功率消耗。然而,由于DLL及PLL需要一定的时间以达到稳定而取得对于输入信号的回路锁定,如此的暂态锁定时间在现代高速电路中可能会占据过大的时间长度。因此,对于包括DLL或PLL的电路在离开睡眠模式时,需要一个快速锁定的机制。
发明内容
本发明在于提供一种时钟恢复装置及方法,以达成时钟恢复装置中的快速再锁定。
根据本发明的一实施例,提出一种时钟恢复装置,时钟恢复装置包括时钟数据恢复电路以及快速再锁定电路。时钟数据恢复电路响应于输入时钟信号产生输出时钟信号。时钟数据恢复电路包括电荷泵及电压控制区块,电荷泵产生控制电压,电压控制区块根据控制电压产生输出时钟信号。快速再锁定电路将比较信号转换为模拟输出电压,比较信号指示输入时钟信号与输出时钟信号的比较结果,其中当电荷泵被禁能时,快速再锁定电路的输出路径导通,模拟输出电压施加至电压控制区块的输入端。
根据本发明的一实施例,提出一种时钟恢复方法,此方法包括以下步骤。以时钟数据恢复电路响应于输入时钟信号产生输出时钟信号,其中时钟数据恢复电路包括电荷泵及电压控制区块,电荷泵产生控制电压,电压控制区块根据控制电压产生输出时钟信号;以快速再锁定电路将比较信号转换为模拟输出电压,比较信号指示输入时钟信号与输出时钟信号的比较结果;以及当电荷泵被禁能时,导通快速再锁定电路的输出路径,并施加模拟输出电压至电压控制区块的输入端。
以下结合附图和具体实施例对本发明进行详细描述,但不作为对本发明的限定。
附图说明
图1绘示依据本发明一实施例的时钟恢复装置的示意图。
图2绘示依据本发明一实施例的时钟恢复装置的示意图。
图3绘示依据本发明一实施例的时钟恢复装置的示意图。
图4绘示依据本发明一实施例的时钟恢复装置的示意图。
图5绘示依据本发明一实施例的时钟恢复装置的示意图。
图6绘示依据本发明一实施例的操作模式与控制信号波形的时序图。
图7绘示依据本发明一实施例的时钟恢复方法的流程图。
图8绘示依据本发明一实施例将比较信号转换为模拟输出电压的步骤流程图。
图9绘示依据本发明一实施例的时钟恢复方法切换于不同操作模式的流程图。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联咏科技股份有限公司,未经联咏科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711001366.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种三态门电路
- 下一篇:一种基于电流补偿的自校准电荷泵电路